-
公开(公告)号:CN107942781B
公开(公告)日:2020-05-22
申请号:CN201711116457.9
申请日:2017-11-13
Applicant: 北京全路通信信号研究设计院集团有限公司
IPC: G05B19/042
Abstract: 本申请提供了一种安全系统的双CPU同步方法和装置,该装置包括第一逻辑门电路和第二逻辑门电路;第一CPU的输出端连接到第一逻辑门电路的第一输入端和第二逻辑门电路的第一输入端,第二CPU的输出端连接到第一逻辑门电路的第二输入端和第二逻辑门电路的第二输入端,第一逻辑门电路和第二逻辑门电路的输出端分别连接到第一CPU的输入端和第二CPU的输入端;第一逻辑门电路和第二逻辑门电路响应于来自双CPU的同步信号而分别输出信号至双CPU,以便双CPU根据分别来自两个逻辑门电路的输出信号来判定是否同步。直接使用硬件信号量完成双CPU同步,提高双CPU的同步效率,简化程序设计,并且同步延迟小,可靠性高。
-
公开(公告)号:CN108153274B
公开(公告)日:2020-07-03
申请号:CN201711116439.0
申请日:2017-11-13
Applicant: 北京全路通信信号研究设计院集团有限公司
IPC: G05B23/02
Abstract: 本申请提供了一种安全输入动态采样电路,包括:整流电路,与输入信号连接,将输入信号转换为直流信号;稳压电路,与所述整流电路连接,控制所述直流信号的电压幅值;采样电路,包括第一输入端、第二输入端和采样端,所述第一输入端接收输入信号,第二输入端接收采样控制信号,从所述采样端采集与所述第一输入端相对应的直流信号。通过比较采样端的信号与第二输入端信号是否一致来判定铁路系统的输入信号,降低了危险侧信号被误判的概率。
-
公开(公告)号:CN107942781A
公开(公告)日:2018-04-20
申请号:CN201711116457.9
申请日:2017-11-13
Applicant: 北京全路通信信号研究设计院集团有限公司
IPC: G05B19/042
Abstract: 本申请提供了一种安全系统的双CPU同步方法和装置,该装置包括第一逻辑门电路和第二逻辑门电路;第一CPU的输出端连接到第一逻辑门电路的第一输入端和第二逻辑门电路的第一输入端,第二CPU的输出端连接到第一逻辑门电路的第二输入端和第二逻辑门电路的第二输入端,第一逻辑门电路和第二逻辑门电路的输出端分别连接到第一CPU的输入端和第二CPU的输入端;第一逻辑门电路和第二逻辑门电路响应于来自双CPU的同步信号而分别输出信号至双CPU,以便双CPU根据分别来自两个逻辑门电路的输出信号来判定是否同步。直接使用硬件信号量完成双CPU同步,提高双CPU的同步效率,简化程序设计,并且同步延迟小,可靠性高。
-
公开(公告)号:CN108153274A
公开(公告)日:2018-06-12
申请号:CN201711116439.0
申请日:2017-11-13
Applicant: 北京全路通信信号研究设计院集团有限公司
IPC: G05B23/02
CPC classification number: G05B23/0213 , G05B2219/24065
Abstract: 本申请提供了一种安全输入动态采样电路,包括:整流电路,与输入信号连接,将输入信号转换为直流信号;稳压电路,与所述整流电路连接,控制所述直流信号的电压幅值;采样电路,包括第一输入端、第二输入端和采样端,所述第一输入端接收输入信号,第二输入端接收采样控制信号,从所述采样端采集与所述第一输入端相对应的直流信号。通过比较采样端的信号与第二输入端信号是否一致来判定铁路系统的输入信号,降低了危险侧信号被误判的概率。
-
-
-