-
公开(公告)号:CN109428593A
公开(公告)日:2019-03-05
申请号:CN201810395009.5
申请日:2018-04-27
Applicant: 台湾积体电路制造股份有限公司
Abstract: 一种重新对准回路的电路、锁相电路、重新对准强度调整方法。具有追踪回路与重新对准回路的电路包含:相位频率侦测器模块、泵浦模块、可调重新对准模块与环式振荡器单元。相位频率侦测器模块用以比较第一输入信号与第二输入信号的相位差。泵浦模块用以将相位差转换为电荷,泵浦模块还包含低通滤波器。可调重新对准模块用以调整重新对准强度,可调重新对准模块从相位频率侦测器模块接收多个第一输入,可调重新对准模块传送多个第二输出至泵浦模块。环式振荡器单元从泵浦模块接收第一输入且从可调重新对准模块接收第二输入,且基于第一输入与第二输入来产生回授信号。
-
公开(公告)号:CN108736886A
公开(公告)日:2018-11-02
申请号:CN201711216441.5
申请日:2017-11-28
Applicant: 台湾积体电路制造股份有限公司
Abstract: 本公开实施例提供一种追踪与保持充电泵。追踪与保持充电泵包括一追踪与保持电路、一跨导放大器、一脉冲宽度调变器以及耦接于跨导放大器的一泵开关。追踪与保持电路是根据一参考时钟对一输入信号进行取样。跨导放大器是将已取样的输入信号转换成一电流。脉冲宽度调变器是根据参考时钟而提供一脉冲宽度调变信号。泵开关是由脉冲宽度调变信号所控制,以根据电流而提供一输出电流。由于单一泵开关是使用于追踪与保持充电泵内,因此可避免充电泵噪声与突波。
-
公开(公告)号:CN102751967B
公开(公告)日:2015-07-15
申请号:CN201110424045.8
申请日:2011-12-13
Applicant: 台湾积体电路制造股份有限公司
CPC classification number: H03K5/15066 , H03K5/133 , H03K2005/00058 , H03L7/06
Abstract: 一个实施例是集成电路。该集成电路包括时钟发生器和数据传输线。时钟发生器生成时钟信号。至少一些时钟信号与输入至时钟发生器中的输入时钟信号具有相位差,以及至少一些时钟信号具有相对于至少另一个时钟信号的不同相位差。至少部分地通过至少一个时钟信号来触发每条数据传输线。本发明还提供了一种多相时钟发生器和数据传输线。
-
公开(公告)号:CN102467949A
公开(公告)日:2012-05-23
申请号:CN201110332917.8
申请日:2011-10-27
Applicant: 台湾积体电路制造股份有限公司
IPC: G11C7/10
CPC classification number: G06F17/5072 , G06F2217/40
Abstract: 一种系统,包括计算机可读存储介质和处理器。计算机可读存储包括代表用于模制和/或制造半导体器件的第一类型的输入/输出(“I/O”)单元的数据。第一类型的I/O单元包括用于提供第一多种功能的电路。处理器与计算机可读存储介质进行通信,并且被配置为选择第一类型的I/O单元,在半导体器件的模型上配置多个第一类型的I/O单元,并在计算机可读存储介质中存储包括多个第一类型的I/O单元的半导体器件的模型。
-
公开(公告)号:CN117394842A
公开(公告)日:2024-01-12
申请号:CN202310931659.8
申请日:2023-07-27
Applicant: 台湾积体电路制造股份有限公司
IPC: H03K19/003 , G06F7/535
Abstract: 用于决定周期性输入信号的工作循环的系统、方法及电路。延迟元件基于数字控制字元来延迟周期性输入信号。数字电路用以:产生用于使周期性输入信号延迟第一时间量的第一数字控制字元,此第一时间量对应于周期性输入信号的周期;产生用于使周期性输入信号延迟第二时间量的第二数字控制字元,此第二时间量对应于周期性输入信号具有逻辑位准高值的一部分;以及产生用于使周期性输入信号延迟第三时间量的第三数字控制字元,此第三时间量对应于周期性输入信号具有逻辑位准低值的一部分。控制器基于第一、第二及第三数字控制字元来决定工作循环。
-
公开(公告)号:CN110943736B
公开(公告)日:2023-12-01
申请号:CN201910887656.2
申请日:2019-09-19
Applicant: 台湾积体电路制造股份有限公司
Abstract: 本发明公开一种相位偏差产生器。在一些实施例中,相位偏差产生器包括:电荷泵,具有第一运行模式及第二运行模式,其中第一运行模式在第一时间周期期间提供第一电流路径,且第二运行模式在第一时间周期之后的第二时间周期期间提供第二电流路径;采样及保持电路,耦合到电容器,且被配置以在预定时间对电容器的电压电平进行采样且在第二时间周期之后的第三时间周期期间提供输出电压;以及压控延迟线,耦合到采样及保持电路,且具有M个延迟线级,所述M个延迟线级各自被配置以输出相对于前一或后一信号具有相位偏差偏移量的信号。
-
公开(公告)号:CN109428593B
公开(公告)日:2022-09-13
申请号:CN201810395009.5
申请日:2018-04-27
Applicant: 台湾积体电路制造股份有限公司
Abstract: 一种重新对准回路的电路、锁相电路、重新对准强度调整方法。具有追踪回路与重新对准回路的电路包含:相位频率侦测器模块、泵浦模块、可调重新对准模块与环式振荡器单元。相位频率侦测器模块用以比较第一输入信号与第二输入信号的相位差。泵浦模块用以将相位差转换为电荷,泵浦模块还包含低通滤波器。可调重新对准模块用以调整重新对准强度,可调重新对准模块从相位频率侦测器模块接收多个第一输入,可调重新对准模块传送多个第二输出至泵浦模块。环式振荡器单元从泵浦模块接收第一输入且从可调重新对准模块接收第二输入,且基于第一输入与第二输入来产生回授信号。
-
公开(公告)号:CN114649330A
公开(公告)日:2022-06-21
申请号:CN202210191057.9
申请日:2022-02-25
Applicant: 台湾积体电路制造股份有限公司
IPC: H01L27/088 , H01L27/02 , H01L21/8238
Abstract: 半导体结构包括第一finfet单元和第二finfet单元。第一finfet单元的每个具有根据模拟电路设计规则的模拟鳍边界,并且第二finfet单元的每个具有根据数字电路设计规则的数字鳍边界。半导体结构还包括形成有第一finfet单元的第一电路、形成有第二finfet单元的第二电路以及形成有第一finfet单元中的一个或多个和第二finfet单元中的一个或多个的第三电路。本申请的实施例还涉及制造半导体结构的方法。
-
公开(公告)号:CN113571514A
公开(公告)日:2021-10-29
申请号:CN202110467367.4
申请日:2021-04-28
Applicant: 台湾积体电路制造股份有限公司
Abstract: 一种IC结构包括电阻器电路和晶体管。电阻器电路包括:第一金属电阻器带,位于半导体衬底上方;以及第一金属线和第二金属线,在第一金属电阻器带上方的同一层级高度上延伸。第一金属电阻器带是伪栅极。第一金属线和第二金属线两者与第一金属电阻器带重叠并且电连接到第一金属电阻器带。晶体管包括金属栅极带,其与第一金属带处于相同层级高度,并与第一金属电阻器带平行地延伸。本申请的实施例提供了集成电路结构及其形成方法。
-
公开(公告)号:CN113258927A
公开(公告)日:2021-08-13
申请号:CN202010460853.9
申请日:2020-05-27
Applicant: 台湾积体电路制造股份有限公司
Abstract: 本发明公开一种用于环路增益的自动检测及校准的装置。所述装置包括相位检测器、电荷泵电路、采样及保持电路、比较器及控制器。所述相位检测器检测参考信号与输入信号之间的时钟偏移。所述电荷泵电路将所述时钟偏移转变成电压。采样及保持电路在第一时间对所述电压进行采样,并保持所采样的所述电压直到第二时间。所述比较器(i)在所述第二时间基于所采样的所述电压及所述电压检测与所述输入信号相关联的环路增益并(ii)输出用于调整所述输入信号的环路增益信号。所述控制器耦合到相位检测器、比较器及采样及保持电路。所述控制器产生多个控制信号,用于自动控制相位检测器、比较器及采样及保持电路的操作。
-
-
-
-
-
-
-
-
-