存储器管理装置及存储器管理方法

    公开(公告)号:CN102667736B

    公开(公告)日:2015-01-14

    申请号:CN201180004861.1

    申请日:2011-01-18

    Abstract: 在实施方式中,存储器管理装置(201)具备地址产生部(16)、顺序产生部(17)、写入控制部(18)。地址产生部(16)在从处理器(2)向非易失性半导体存储器(3)写入的数据是通常数据的情况下,以使已产生的地址所表示的位置与通常数据的写入位置不重叠的方式产生第一写入地址,在写入的数据是顺序数据的情况下,产生表示用于将顺序数据按顺序存放的写入位置的第二写入地址。顺序产生部(17)产生表示所产生的写入的先后的顺序信息。写入控制部(18)在产生了第一写入地址的情况下,对第一写入地址,与所产生的顺序信息建立对应地写入通常数据,在产生了第二写入地址的情况下,对第二写入地址,按顺序写入顺序数据。

    信息处理装置
    22.
    发明公开

    公开(公告)号:CN103377162A

    公开(公告)日:2013-10-30

    申请号:CN201210332970.2

    申请日:2012-09-10

    Abstract: 为了尽可能有效地使用主存储器,本发明提供的信息处理装置包括主机装置和半导体存储装置。主机装置包括:主存储器,包括主机使用区域和写缓存区域;第1主机控制部;以及第2主机控制部。第1主机控制部在主机使用区域生成写数据,生成写入命令。第2主机控制部将所述写入命令移送到半导体存储装置,并且从主机使用区域读出写数据并移送到与写入命令所指定的逻辑地址相对应的写缓存区域的缓存行。半导体存储装置包括器件控制部,该器件控制部将在从主机装置接收的写入命令的执行时缓存到写缓存区域中的写数据移送到半导体存储装置,并写入到非易失性半导体存储器。

    信息处理装置、处理器及存储器管理方法

    公开(公告)号:CN101782871B

    公开(公告)日:2013-02-13

    申请号:CN201010003547.9

    申请日:2010-01-15

    Inventor: 大溝孝 国松敦

    Abstract: 本发明的一种方式的信息处理装置具备:地址发生部,在从处理器发生了对于非易失性存储器的写入的情况下,其以为了抑制写入位置的重复次数而使该写入位置偏移的方式生成写入地址;顺序发生部,其生成表示前述写入的新近性的顺序信息;以及写入控制部,其对由前述地址发生部生成的写入地址,与由前述顺序发生部生成的顺序信息对应地,存储写入信息。

    更名装置及处理器
    24.
    发明授权

    公开(公告)号:CN1149472C

    公开(公告)日:2004-05-12

    申请号:CN01140662.3

    申请日:2001-09-20

    CPC classification number: G06F9/3012 G06F9/30076 G06F9/3836 G06F9/384

    Abstract: 本发明提供了不使硬件变得复杂且能进行灵活性的寄存器更名处理的更名装置及处理器,该处理器包括指令存储器(1)、取指令单元(2)、译码单元(3)、执行后述的更名指令的更名控制单元(RCU)(4)、更名控制寄存器(RCR)(5)、执行译码指令的运算处理单元(ALU)7。根据用于指定物理寄存器号码与逻辑寄存器号码对应关系的专用指令即寄存器更名指令,相对于控制寄存器内任意的束为每个束指定物理寄存器号码与逻辑寄存器号码的对应关系。从而可以不增加指令数,并抑制流水线气泡的发生。

    存储器管理装置、信息处理装置、存储器管理方法

    公开(公告)号:CN102346712A

    公开(公告)日:2012-02-08

    申请号:CN201110066290.6

    申请日:2011-03-18

    CPC classification number: G06F12/0246 G06F2212/205

    Abstract: 本发明提供存储器管理装置、信息处理装置、存储器管理方法。该存储器管理装置对具备非易失性半导体存储器和易失性半导体存储器的主存储器进行管理,包括:分配部,其在向前述非易失性半导体存储器的数据写入工作时,关于写入对象数据,基于关于该数据的通过数据属性所确定的写入频率的信息,进行前述非易失性半导体存储器上的写入区域的分配。该装置还包括:控制部,其将前述所分配的数据通过追记方式写入于前述非易失性半导体存储器。

    更名装置及处理器
    29.
    发明公开

    公开(公告)号:CN1348132A

    公开(公告)日:2002-05-08

    申请号:CN01140662.3

    申请日:2001-09-20

    CPC classification number: G06F9/3012 G06F9/30076 G06F9/3836 G06F9/384

    Abstract: 本发明提供了不使硬件变得复杂且能进行灵活性的寄存器更名处理的更名装置及处理器,该处理器包括指令存储器(1)、取指令单元(2)、译码单元(3)、执行后述的更名指令的更名控制单元(RCU)(4)、更名控制寄存器(RCR)(5)、执行译码指令的运算处理单元(ALU)7。根据用于指定物理寄存器号码与逻辑寄存器号码对应关系的专用指令即寄存器更名指令,相对于控制寄存器内任意的束为每个束指定物理寄存器号码与逻辑寄存器号码的对应关系。从而可以不增加指令数,并抑制流水线气泡的发生。

Patent Agency Ranking