-
公开(公告)号:CN102473140A
公开(公告)日:2012-05-23
申请号:CN201080031863.5
申请日:2010-03-08
Applicant: 株式会社东芝
CPC classification number: G06F3/0604 , G06F3/061 , G06F3/0631 , G06F3/0638 , G06F3/0653 , G06F3/0679 , G06F12/0223 , G06F12/0246 , G06F12/06 , G06F2212/1016 , G06F2212/1036 , G06F2212/205 , G06F2212/7201 , G06F2212/7202 , G06F2212/7208
Abstract: 本发明的一个例子的存储器管理装置(1)根据来自处理器(6a)的写入请求及读出请求,控制对包含非易失性半导体存储器(9)和易失性半导体存储器(8)的主存储器(2)的写入及读出。存储器管理装置(1)具备:保持基于在非易失性半导体存储器(9)和易失性半导体存储器(8)的至少一方中写入的写入对象数据的数据特性而生成的着色信息(14)的着色信息保持部(17),以及参照着色信息(14)从非易失性半导体存储器(9)和易失性半导体存储器(8)中决定写入写入对象数据的区域的写入管理部(15)。
-
公开(公告)号:CN102473140B
公开(公告)日:2015-05-13
申请号:CN201080031863.5
申请日:2010-03-08
Applicant: 株式会社东芝
CPC classification number: G06F3/0604 , G06F3/061 , G06F3/0631 , G06F3/0638 , G06F3/0653 , G06F3/0679 , G06F12/0223 , G06F12/0246 , G06F12/06 , G06F2212/1016 , G06F2212/1036 , G06F2212/205 , G06F2212/7201 , G06F2212/7202 , G06F2212/7208
Abstract: 本发明的一个例子的存储器管理装置(1)根据来自处理器(6a)的写入请求及读出请求,控制对包含非易失性半导体存储器(9)和易失性半导体存储器(8)的主存储器(2)的写入及读出。存储器管理装置(1)具备:保持基于在非易失性半导体存储器(9)和易失性半导体存储器(8)的至少一方中写入的写入对象数据的数据特性而生成的着色信息(14)的着色信息保持部(17),以及参照着色信息(14)从非易失性半导体存储器(9)和易失性半导体存储器(8)中决定写入对象数据的区域的写入管理部(15)。
-
公开(公告)号:CN102346712A
公开(公告)日:2012-02-08
申请号:CN201110066290.6
申请日:2011-03-18
Applicant: 株式会社东芝
CPC classification number: G06F12/0246 , G06F2212/205
Abstract: 本发明提供存储器管理装置、信息处理装置、存储器管理方法。该存储器管理装置对具备非易失性半导体存储器和易失性半导体存储器的主存储器进行管理,包括:分配部,其在向前述非易失性半导体存储器的数据写入工作时,关于写入对象数据,基于关于该数据的通过数据属性所确定的写入频率的信息,进行前述非易失性半导体存储器上的写入区域的分配。该装置还包括:控制部,其将前述所分配的数据通过追记方式写入于前述非易失性半导体存储器。
-
公开(公告)号:CN102667736B
公开(公告)日:2015-01-14
申请号:CN201180004861.1
申请日:2011-01-18
Applicant: 株式会社东芝
IPC: G06F12/00
CPC classification number: G06F12/0246 , G06F12/0804 , G06F2212/202 , G06F2212/7202 , G06F2212/7203
Abstract: 在实施方式中,存储器管理装置(201)具备地址产生部(16)、顺序产生部(17)、写入控制部(18)。地址产生部(16)在从处理器(2)向非易失性半导体存储器(3)写入的数据是通常数据的情况下,以使已产生的地址所表示的位置与通常数据的写入位置不重叠的方式产生第一写入地址,在写入的数据是顺序数据的情况下,产生表示用于将顺序数据按顺序存放的写入位置的第二写入地址。顺序产生部(17)产生表示所产生的写入的先后的顺序信息。写入控制部(18)在产生了第一写入地址的情况下,对第一写入地址,与所产生的顺序信息建立对应地写入通常数据,在产生了第二写入地址的情况下,对第二写入地址,按顺序写入顺序数据。
-
公开(公告)号:CN102667736A
公开(公告)日:2012-09-12
申请号:CN201180004861.1
申请日:2011-01-18
Applicant: 株式会社东芝
IPC: G06F12/00
CPC classification number: G06F12/0246 , G06F12/0804 , G06F2212/202 , G06F2212/7202 , G06F2212/7203
Abstract: 在实施方式中,存储器管理装置(201)具备地址产生部(16)、顺序产生部(17)、写入控制部(18)。地址产生部(16)在从处理器(2)向非易失性半导体存储器(3)写入的数据是通常数据的情况下,以使已产生的地址所表示的位置与通常数据的写入位置不重叠的方式产生第一写入地址,在写入的数据是顺序数据的情况下,产生表示用于将顺序数据按顺序存放的写入位置的第二写入地址。顺序产生部(17)产生表示所产生的写入的先后的顺序信息。写入控制部(18)在产生了第一写入地址的情况下,对第一写入地址,与所产生的顺序信息建立对应地写入通常数据,在产生了第二写入地址的情况下,对第二写入地址,按顺序写入顺序数据。
-
公开(公告)号:CN102346682A
公开(公告)日:2012-02-08
申请号:CN201110066858.4
申请日:2011-03-18
Applicant: 株式会社东芝
CPC classification number: G06F9/45537 , G06F12/0246 , G06F12/0802 , G06F2009/45583 , G06F2212/1036 , G06F2212/2022 , G06F2212/7208
Abstract: 根据一种实施方式,提供信息处理装置及信息处理方法,信息处理装置具备:OS、第1及第2虚拟机、高速缓存未中检测部、高速缓存控制部和虚拟机控制部。OS访问包含用作主存储器的非易失性半导体存储器和用作非易失性半导体存储器的高速缓冲存储器的半导体存储器的硬件资源。第1及第2虚拟机由OS实现。高速缓存未中检测部在由第1及第2虚拟机执行的处理中检测发生了对半导体存储器的高速缓存未中的情况。高速缓存控制部,当高速缓存未中检测部检测到发生了高速缓存未中的情况下,对成为该高速缓存未中的原因的数据从非易失性半导体存储器向半导体存储器进行高速缓存处理。虚拟机切换部,当高速缓存未中检测部检测到高速缓存未中的情况下,在高速缓存控制部进行高速缓存处理的期间,从第1虚拟机切换到第2虚拟机。
-
-
-
-
-