-
公开(公告)号:CN103377162B
公开(公告)日:2016-06-08
申请号:CN201210332970.2
申请日:2012-09-10
Applicant: 株式会社东芝
CPC classification number: G06F3/0646 , G06F12/0246 , G06F12/0864 , G06F12/0866 , G06F2212/311 , G06F2212/466 , G06F2212/7201
Abstract: 为了尽可能有效地使用主存储器,本发明提供的信息处理装置包括主机装置和半导体存储装置。主机装置包括:主存储器,包括主机使用区域和写缓存区域;第1主机控制部;以及第2主机控制部。第1主机控制部在主机使用区域生成写数据,生成写入命令。第2主机控制部将所述写入命令移送到半导体存储装置,并且从主机使用区域读出写数据并移送到与写入命令所指定的逻辑地址相对应的写缓存区域的缓存行。半导体存储装置包括器件控制部,该器件控制部将在从主机装置接收的写入命令的执行时缓存到写缓存区域中的写数据移送到半导体存储装置,并写入到非易失性半导体存储器。
-
公开(公告)号:CN103377162A
公开(公告)日:2013-10-30
申请号:CN201210332970.2
申请日:2012-09-10
Applicant: 株式会社东芝
CPC classification number: G06F3/0646 , G06F12/0246 , G06F12/0864 , G06F12/0866 , G06F2212/311 , G06F2212/466 , G06F2212/7201
Abstract: 为了尽可能有效地使用主存储器,本发明提供的信息处理装置包括主机装置和半导体存储装置。主机装置包括:主存储器,包括主机使用区域和写缓存区域;第1主机控制部;以及第2主机控制部。第1主机控制部在主机使用区域生成写数据,生成写入命令。第2主机控制部将所述写入命令移送到半导体存储装置,并且从主机使用区域读出写数据并移送到与写入命令所指定的逻辑地址相对应的写缓存区域的缓存行。半导体存储装置包括器件控制部,该器件控制部将在从主机装置接收的写入命令的执行时缓存到写缓存区域中的写数据移送到半导体存储装置,并写入到非易失性半导体存储器。
-
公开(公告)号:CN104603768A
公开(公告)日:2015-05-06
申请号:CN201380044867.0
申请日:2013-03-06
Applicant: 株式会社东芝
Inventor: 近藤伸宏
CPC classification number: G06F3/0605 , G06F3/0614 , G06F3/0635 , G06F3/0659 , G06F3/0679 , G06F13/385 , G06F2206/1014 , G06T1/60 , H04N1/2129
Abstract: 根据一个实施例,一种信息处理设备包括主机设备、具有非易失性半导体存储器的半导体存储设备,以及将所述主机设备和所述半导体存储设备连接在一起的通信路径。
-
公开(公告)号:CN104603767A
公开(公告)日:2015-05-06
申请号:CN201380044572.3
申请日:2013-03-06
Applicant: 株式会社东芝
CPC classification number: G06F3/0605 , G06F3/0635 , G06F3/0659 , G06F3/0679 , G06F12/0246 , G06F13/385 , G06F2206/1014 , G06F2212/7201 , G06T1/60 , H04N1/2129
Abstract: 根据一个实施例,一种信息处理设备包括主机设备、具有非易失性半导体存储器的半导体存储设备,以及将所述主机设备和所述半导体存储设备连接在一起的通信路径。
-
-
-