一种基于RX MASK中心点阵的信号眼图分析方法

    公开(公告)号:CN110674614B

    公开(公告)日:2023-04-07

    申请号:CN201910864147.8

    申请日:2019-09-12

    Abstract: 本发明提供一种基于RX MASK中心点阵的信号眼图分析方法,涉及存储系统工程化技术领域,包括以下步骤:S1:获取存储数据信号仿真眼图;S2:自定义有效Rx MASK规格尺寸;S3:统计有效Rx MASK中心点阵;S4:基于MASK中心点阵对存储信号眼图进行分析评价;S5:获得最佳中心点以及摆幅裕量和时序裕量。本发明一种基于RX MASK中心点阵的信号眼图分析方法优选互连拓扑参数,优化访存信号通道,量化存储数据信号眼图质量评判标准,并确保存储系统有充分的设计裕量,还可以模拟训练机制的作业过程,根据摆幅和时序优先级权重配比,选择最恰当的中心点,计算对应的摆幅裕量、时序裕量。

    一种混合pitch封装引脚设计的芯片

    公开(公告)号:CN113345859B

    公开(公告)日:2022-11-25

    申请号:CN202110447006.3

    申请日:2021-04-25

    Abstract: 本发明提供一种混合pitch封装引脚设计的芯片,涉及印制电路板技术领域,包括:由N个边缘引脚和1个中心引脚组成的引脚单元;N个边缘引脚排列成N边形,中心引脚位于N边形的中心;N边形的边长根据芯片的封装引脚所允许的最小间距确定。本发明合理有效,通过在多个方向交错排列封装引脚,在满足表面焊接工艺能力约束即不突破最小封装引脚pitch(中心距)的条件下,有效提高封装引脚排列密度,进而压缩封装尺寸,避免了因封装尺寸过大所导致的封装翘曲及焊接可靠性问题,从而可以有效提升封装的长期稳定性。

    一种基于交错阵列封装DDR4信号分配方法、芯片

    公开(公告)号:CN113133219B

    公开(公告)日:2022-09-09

    申请号:CN202110447071.6

    申请日:2021-04-25

    Abstract: 本发明提供一种基于交错阵列封装DDR4信号分配方法、芯片,涉及计算机系统技术领域,方法包括以下步骤:S1:两个0.8mm*1.4mm阵列的封装管脚,交错排布至对方形状中心;S2:在每个封装管脚的焊盘上钻孔;S3:在钻孔处接线,接线包括电源线、信号线以及地线,形成电源管脚、信号管脚和地管脚,使得在同一行上的电源管脚和地管脚交错分布,且任一电源管脚与相邻的地管脚之间具有两个信号管脚;S4:在任意一个地管脚和与之相邻的电源管脚之间安装封装电容。本发明合理有效,无需突破现有印制板工艺极限,仍可以有效提高芯片封装管脚的密度,实现更多高速DDR4信号优化分配和滤波电容布局设计,从而提高系统性能,可靠性高。

    一种处理器电源双重输出电压采样电路切换系统

    公开(公告)号:CN113703387A

    公开(公告)日:2021-11-26

    申请号:CN202110973267.9

    申请日:2021-08-24

    Abstract: 本发明公开了一种处理器电源双重输出电压采样电路切换系统,包括近端采样电路、远端采样电路、切换单元、采样反馈单元,所述采样反馈单元的信号输入线路分别与所述切换单元的公共触点(e、f)电连接,所述近端采样电路的电压采样信号输出端均串联电阻R2之后与所述切换单元的常开触点(a、c)依次连接,所述远端采样电路的电压采样信号输出端均串联电阻R1之后与所述切换单元的常闭触点(b、d)依次连接;所述采样反馈单元与控制模块电连接,所述控制模块与所述切换单元电连接。本发明包含远端电压采样和近端电压采样两部分电路,通过切换控制实现故障条件下的采样线路自动切换,保证各种工作条件下处理器电压的稳定。

    一种基于交错阵列封装DDR4信号分配方法、芯片

    公开(公告)号:CN113133219A

    公开(公告)日:2021-07-16

    申请号:CN202110447071.6

    申请日:2021-04-25

    Abstract: 本发明提供一种基于交错阵列封装DDR4信号分配方法、芯片,涉及计算机系统技术领域,方法包括以下步骤:S1:两个0.8mm*1.4mm阵列的封装管脚,交错排布至对方形状中心;S2:在每个封装管脚的焊盘上钻孔;S3:在钻孔处接线,接线包括电源线、信号线以及地线,形成电源管脚、信号管脚和地管脚,使得在同一行上的电源管脚和地管脚交错分布,且任一电源管脚与相邻的地管脚之间具有两个信号管脚;S4:在任意一个地管脚和与之相邻的电源管脚之间安装封装电容。本发明合理有效,无需突破现有印制板工艺极限,仍可以有效提高芯片封装管脚的密度,实现更多高速DDR4信号优化分配和滤波电容布局设计,从而提高系统性能,可靠性高。

    一种高密度正交拔插多中板高精度靶向对位框架装置

    公开(公告)号:CN110678024B

    公开(公告)日:2020-12-11

    申请号:CN201910871998.5

    申请日:2019-09-16

    Abstract: 一种高密度正交拔插多中板高精度靶向对位框架装置,包括顶板、底板、背板、第一导轨板和第二导轨板,所述顶板、所述底板各自均包括中间面板和位于中间面板的水平两侧的两个旁侧面板,所述背板用于定位安装电源板及中板,所述第一导轨板用于安装计算插件,所述第二导轨板用于安装网络插件。本发明结构紧凑、使用方便,单个超节点256个计算节点和网络实现了紧密互联和高密度组装,网络前后正交互联、拔插,针对多中板安装形式能够实现高精度靶向精准定位安装,网络垂直插件的网络布线以及水路走向无干涉。

    一种超高速SerDes电路系统参数配置方法

    公开(公告)号:CN110728108A

    公开(公告)日:2020-01-24

    申请号:CN201910859467.4

    申请日:2019-09-11

    Abstract: 本发明提供一种超高速SerDes电路系统参数配置方法,涉及电路设计技术领域,该方法包括以下步骤:S1:提出封装上印制线和盲埋孔S参数;S2:提取出印制线S参数;S3:搭建过孔模型,仿真出S参数;S4:获取高速连接器S参数模型和SerDes IBIS-AMI模型;S5:搭建传输通道与SerDes仿真模型,仿真扫描出该传输通道在不同参数下的RX端眼图大小;S6:记录眼图最佳的参数组合,该参数组合即为适用于该传输通道的最佳参数。本发明一种超高速SerDes电路系统参数配置方法可以解决SerDes电路可配置参数组合过多的问题,获取封装、PCB、过孔等版图与结构,搭建传输通道模型,联合SerDes IBIS-AMI模型仿真,通过参数扫描得到对应传输通道下最优的参数组合,支持高速信号的稳定传输。

    一种一体多段式运算插件互连组装结构及方法

    公开(公告)号:CN110716613A

    公开(公告)日:2020-01-21

    申请号:CN201910867712.6

    申请日:2019-09-14

    Abstract: 本发明公开了一种一体多段式运算插件互连组装结构。包括两块处理器卡、一块电源板卡、一块冷却板卡,处理器卡包括第一接口、第二接口,第一接口包括第一接口A、第一接口B,两处理器卡通过第一接口A与第一接口B垂直互连,冷却板卡设置在两块处理器卡中间,电源板卡上设置有第三接口,用以分别与两块处理器卡的第二接口互连。本发明还公开了一种一体多段式运算插件互连组装方法。本发明通过平行扣板连接器实现多块逻辑板卡与机械冷板组装互连,利用机械框架和连接器件分别构建机械定位与电气互连装置,并与主电源板形成一体多段式的互连组装结构。实现多种板卡部件紧耦合互连组装,并且提高了刀片装置的可维性。

    一种封装高速信号过孔优化设计方法

    公开(公告)号:CN110676174A

    公开(公告)日:2020-01-10

    申请号:CN201910866272.2

    申请日:2019-09-12

    Abstract: 本发明公开了一种封装高速信号过孔优化设计方法,包括:(1)、对过孔连接盘的最小孔径进行设计;(2)、对过孔反焊盘的盘径进行设计;(3)、对过孔反焊盘的深度进行设计;(4)依据上述设计确定封装高速信号孔盘结构。针对封装引脚BGA焊盘位置的阻抗不连续特性,综合过孔连接盘盘径、过孔反盘盘径、过孔反盘深度等多维参数进行过孔阻抗扫描,优化确定封装高速信号孔盘结构,可以有效提高封装高速信号过孔阻抗,降低封装高速信号回波损耗,改善封装高速信号传输特性。

    一种提高高速背板串扰性能的背板及其设计方法

    公开(公告)号:CN103037614A

    公开(公告)日:2013-04-10

    申请号:CN201110300236.3

    申请日:2011-09-30

    Abstract: 一种提高高速背板串扰性能的背板及其设计方法,所述设计方法包括:提供印制背板,在所述印制背板上形成多个布线层,对每一层布线层依次形成多个差分信号孔,以及在差分信号孔间布设差分信号线;将多组背板连接器安装到形成有多个布线层的印制背板上,将各背板连接器的针脚通过差分信号孔与差分信号孔对应的差分信号线相连接,将相同端口类型的背板连接器的针脚分配安装至一层或多层布线层上的差分信号线同侧的差分信号孔。本发明的背板及其设计方法,实现了每一层布线层上的顺流布线,保证了每一层布线层上的信号流动方向一致,从而有效地避免了高速信号在同层差分信号线之间的串扰,提高了高速信号的完整性,满足了对高速背板的串扰性能要求。

Patent Agency Ranking