半导体结构的形成方法
    11.
    发明公开

    公开(公告)号:CN110660659A

    公开(公告)日:2020-01-07

    申请号:CN201910456037.8

    申请日:2019-05-29

    Abstract: 半导体结构的形成方法包括提供结构,其具有基板、自基板延伸的第一半导体鳍状物与第二半导体鳍状物、以及第一半导体鳍状物与第二半导体鳍状物之间的介电鳍状物;形成暂时栅极于第一半导体鳍状物、第二半导体鳍状物、与介电鳍状物的顶部及侧壁上;形成多个栅极间隔物于暂时栅极的侧壁上;移除栅极间隔物之间的介电鳍状物的第一部分与暂时栅极;形成栅极于栅极间隔物之间及第一半导体鳍状物及第二半导体鳍状物的顶部与侧壁上,其中介电鳍状物物理接触栅极的侧壁;移除介电鳍状物的第二部分,以露出栅极的侧壁;以及经由栅极的露出侧壁对栅极进行蚀刻制程,以将该栅极分成第一栅极部件与第二栅极部件。

    时钟生成电路
    12.
    发明授权

    公开(公告)号:CN105991114B

    公开(公告)日:2019-03-08

    申请号:CN201610146047.8

    申请日:2016-03-15

    Abstract: 本发明的实施例提供一种时钟生成电路,包括两相不重叠时钟生成电路、反相器和延时电路。两相不重叠时钟生成电路被配置为:基于非反相时钟信号和反相时钟信号来生成第一相位时钟信号和第二相位时钟信号。在时钟周期内的第一时间段和第二时间段期间,第一相位时钟信号和第二相位时钟信号对应于相同的逻辑值。反相器被配置为基于输入时钟信号来生成反相时钟信号。延时电路被配置为基于输入时钟信号来生成非反相时钟信号。延时电路具有足以使第一时间段和第二时间段之间的差值小于预定容差的预定延时。

    时钟生成电路
    13.
    发明公开

    公开(公告)号:CN105991114A

    公开(公告)日:2016-10-05

    申请号:CN201610146047.8

    申请日:2016-03-15

    CPC classification number: H03K5/1515

    Abstract: 本发明的实施例提供一种时钟生成电路,包括两相不重叠时钟生成电路、反相器和延时电路。两相不重叠时钟生成电路被配置为:基于非反相时钟信号和反相时钟信号来生成第一相位时钟信号和第二相位时钟信号。在时钟周期内的第一时间段和第二时间段期间,第一相位时钟信号和第二相位时钟信号对应于相同的逻辑值。反相器被配置为基于输入时钟信号来生成反相时钟信号。延时电路被配置为基于输入时钟信号来生成非反相时钟信号。延时电路具有足以使第一时间段和第二时间段之间的差值小于预定容差的预定延时。

    基于电流控制振荡器(CCO)的PLL

    公开(公告)号:CN103199857B

    公开(公告)日:2015-11-11

    申请号:CN201210187425.9

    申请日:2012-06-07

    CPC classification number: H03L7/102 H03L7/099 H03L7/104

    Abstract: 一种PLL电路包括:相位频率检测器;可编程电荷泵,连接至相位频率检测器的输出端;环路滤波器,连接至电荷泵的输出端,环路滤波器提供微调电压;第一电压电流转换器,第一电压至电流转换器提供对应微调电压的微调电流;电流控制振荡器(CCO);反馈除法器,连接至CCO的输出端和相位频率检测器的输入端;和模拟校准电路。模拟校准电路提供用于粗调CCO的振荡频率的频率基准点的粗调电流,其中,CCO响应于粗调电流和微调电流在输出端处生成频率信号,其中,频率基准点是连续可调的。本发明还提供了一种基于电流控制振荡器(CCO)的PLL。

    输入/输出电路
    16.
    发明公开

    公开(公告)号:CN104868905A

    公开(公告)日:2015-08-26

    申请号:CN201410206711.4

    申请日:2014-05-15

    Abstract: 本发明提供了一种电路,包括:第一电源节点,被配置为承载电压K·VDD;第二电源节点,被配置为承载零参考电平;输出节点;K个P型晶体管,串联连接在第一电源节点和输出节点之间;以及K个N型晶体管,串联连接在第二电源节点和输出节点之间。K个P型晶体管的栅极被配置为接收按照一个或多个源-栅电压的绝对值或者漏-栅电压的绝对值等于或小于VDD的方式而被设置在一个或多个电压电平的偏置信号。K个N型晶体管的栅极被配置为接收按照一个或多个栅-源电压或栅-漏电压的绝对值等于或小于VDD的方式而被设置在一个或多个电压电平的偏置信号。本发明提供了一种输入/输出电路。

    微机电系统电路以及控制微机电系统电路的方法

    公开(公告)号:CN102253645B

    公开(公告)日:2014-07-16

    申请号:CN201010290529.3

    申请日:2010-09-20

    CPC classification number: H03B5/30

    Abstract: 一种微机电系统电路和控制微机电系统电路的方法,该方法包括根据微机电系统装置的移动以产生一电流,其中此移动被一控制信号所控制;根据该电流以产生一峰值电压;以及当该峰值电压超出一预定范围时调整该控制信号。本发明的微机电系统电路的操作电压是根据机械元件的移动距离来控制,所以会比其他方法消耗更少的功率。更进一步,因为上述的操作电压已控制,所以由PVT及Q因素所造成机械元件移动距离的变异也随之消除。

    具有电荷泵电路的集成电路及操作该集成电路的方法

    公开(公告)号:CN102163914A

    公开(公告)日:2011-08-24

    申请号:CN201010194500.5

    申请日:2010-05-28

    CPC classification number: G05F1/10 G05F3/02 H03L7/0895 H03L7/0896 H03L7/0898

    Abstract: 一种集成电路,其包括一第一电流源。一第二电流源通过一导线电性耦接至该第一电流源。一开关电路耦接于该第一电流源与该第二电流源之间。一第一电路耦接于一第一节点与一第二节点。该第一节点配置于该第一电流源与该开关电路之间。该第二节点配置于该导线之上。该第一电路用以大体平衡该第一节点与该第二节点上的电压。一第二电路耦接于一第三节点与一第四节点之间。该第三节点配置于该第二电流源与该开关电路之间。该第四节点配置于该导线之上。该第二电路用以大体平衡该第三节点与该第四节点上的电压。通过大体平衡电荷泵电路的上电流与下电流,参考频率突波、静态相位误差,或PLL电路的一输出端上的抖动皆可被适当地降低。

Patent Agency Ranking