RHBD-12T抗辐照SRAM存储单元、芯片、模块

    公开(公告)号:CN115171752A

    公开(公告)日:2022-10-11

    申请号:CN202210818360.7

    申请日:2022-07-12

    Applicant: 安徽大学

    Abstract: 本发明涉及RHBD‑12T抗辐照SRAM存储单元、芯片、模块。基于源隔离与极性加固技术的RHBD‑12T抗辐照SRAM存储单元包括NMOS晶体管N1~N8和PMOS晶体管P1~P4,晶体管P1~P4和N3、N4作为上拉管,晶体管N1、N2、N5、N6作为下拉管,晶体管N1和P3构成一个反相器,晶体管N2和P4构成另一个反相器,两个反相器交叉耦合;两个主存储节点Q与QB通过N7与N8分别与位线BL和位线BLB相连,晶体管N7、N8由字线WL控制。本发明通过只设置两个敏感存储节点,大大减小了电路的敏感节点数量与敏感区域的面积,从而提高了电路的抗辐射性能。

    SRAM存储器的位线泄漏电流补偿电路、模块及存储器

    公开(公告)号:CN115050406A

    公开(公告)日:2022-09-13

    申请号:CN202210983745.9

    申请日:2022-08-17

    Applicant: 安徽大学

    Abstract: 本发明属于集成电路技术领域,具体涉及一种SRAM存储器的位线泄漏电流补偿电路,集成位线泄漏电流补偿电路的功能模块,采用该功能模块的数据存储电路及其存储器。位线泄漏电流补偿电路用于连接在SRAM存储器中的存储阵列和灵敏放大器SA之间;存储阵列与两组位线对连接,两组位线对包括主位线对BL、BLB和辅助位线对BL1、BLB1。位线泄漏电流补偿电路包括四组PMOS管对:P0和P1、P2和P3、P4和P5、P6和P7,以及四个电容:C0、C1、C2、C3。本发明提供的存储器中包括存储阵列、位线对、位线泄漏电流补偿电路和灵敏放大器。其中存储阵列由8T SRAM存储单元构成。解决了现有SRAM存储器存在的因位线漏电流导致的数据读取错误,以及读操作延迟较高,数据读取速率不足的问题。

    NRHC-14T抗辐照SRAM存储单元、芯片和模块

    公开(公告)号:CN114999545A

    公开(公告)日:2022-09-02

    申请号:CN202210660197.6

    申请日:2022-06-13

    Applicant: 安徽大学

    Abstract: 本发明涉及NRHC‑14T抗辐照SRAM存储单元、芯片和模块。NRHC‑14T抗辐照SRAM存储单元包括PMOS晶体管P1~P8和NMOS晶体管N1~N6。晶体管P1和P2交叉耦合,P1、P2、P3与P4作为上拉管,P5和P6作为下拉管,它们的状态分别由存储节点Q和QN控制,两个主存储节点Q与QN通过N5与N6分别与位线BL和BLB相连,两个冗余存储节点S0与S1通过P7与P8分别与位线BL和BLB相连,N5与N6由字线WL控制,P7与P8由字线WLB控制。本发明能够提高单元电路的抗SEU的能力,可以在牺牲较小单元面积的情况下大幅度提高单元的速度,并且降低了单元的功耗。

    一种位线泄漏电流、灵敏放大器及存储器的控制电路

    公开(公告)号:CN114863971A

    公开(公告)日:2022-08-05

    申请号:CN202210412408.4

    申请日:2022-04-19

    Abstract: 本发明公开了一种位线泄漏电流、灵敏放大器及存储器的控制电路,包括由8T SRAM存储单元构成的存储阵列和具有对称结构的四输入灵敏放大器,存储阵列的两对传输管分别与主位线对和副位线对连接;一列存储单元中连接同一侧存储节点的一根主位线和一根副位线分别与所述四输入灵敏放大器两侧的一个输入端连接,其中:所述四输入灵敏放大器中已与副位线连接的一侧的输入端与另一根主位线连接,已与主位线连接的一侧的输入端与另一根副位线连接。该电路结构在不增加更多控制信号的情况下,能够实时地检测并补偿位线泄漏电流;在位线泄漏电流很大的情况下,依然能够读出正确的数据,有很稳定的性能。

    一种基于10T-SRAM单元的电路结构、芯片及模块

    公开(公告)号:CN114822637A

    公开(公告)日:2022-07-29

    申请号:CN202210638677.2

    申请日:2022-06-08

    Applicant: 安徽大学

    Abstract: 本发明涉及一种基于10T‑SRAM单元的电路结构、芯片及模块。10T‑SRAM单元包括NMOS晶体管N0~N7和PMOS晶体管P0~P1,P0和N0构成一个反相器,P1和N1构成另一个反相器,两个反相器形成交叉耦合结构;N2和N3作为传输管,各自位于交叉耦合结构左右两侧作为左右两个写通路;N4和N6构成左通路,N5和N7构成右通路。本发明能实现同一个周期读取两列数据,还能够同时进行横纵双向存内逻辑运算和BCAM数据搜索操作,并且保证了操作时数据独立性,提高了单元的抗干扰能力和计算效率。

    一种应用于无人机遥感场景的自动巡航系统

    公开(公告)号:CN114756050A

    公开(公告)日:2022-07-15

    申请号:CN202210290869.9

    申请日:2022-03-23

    Applicant: 安徽大学

    Abstract: 本发明公开了一种应用于无人机遥感场景的自动巡航系统,包括地面控制指挥发射塔和巡航无人机,所述地面控制指挥发射塔设置于待巡航监测区域附近,用于控制所述巡航无人机巡航,并为所述巡航无人机供能以及监测区域内的气象情况;所述巡航无人机为四旋翼无人机,用于对监控区域内的异常情况进行监测,并将监测结果回传给所述地面控制指挥发射塔;所述地面控制指挥发射塔具体包括可伸缩三角支架、无人机停机舱、自动追光太阳能板和传感器组。该系统具备便携性,能够适用于平原和丘陵等地形,可广泛应用于森林防火巡查和农业数据采集,实现无人化智慧监测。

    一种基于步进电机云台的智能追光系统

    公开(公告)号:CN114499372A

    公开(公告)日:2022-05-13

    申请号:CN202210018095.4

    申请日:2022-01-07

    Applicant: 安徽大学

    Abstract: 本发明公开了一种基于步进电机云台的智能追光系统,包括底部支架、水平步进电机、水平转动支架、竖直步进电机、竖直转动支架、追光模块和控制模块;追光模块包括追光体和光强度传感器;追光体固定在竖直转动支架的顶部;追光体的顶部设有方形盲孔,并且该方形盲孔的四个内壁各设有一组光强度传感器;控制模块获取这四组光强度传感器的光强度数据;当这四组光强度传感器的光强度数据相差大于预设的启动阈值时,认定此时光倾斜照射进所述追光体的方形盲孔内,控制水平步进电机和/或所述竖直步进电机转动,直至这四组光强度传感器的光强度数据相差不大于预设的启动阈值。本发明可以准确地使光源垂直照射太阳能发电板,能够极大地提高太阳能利用率。

    一种基于RRAM阵列构成的二进制神经网络中并行乘累加运算的电路

    公开(公告)号:CN114254743A

    公开(公告)日:2022-03-29

    申请号:CN202111395976.X

    申请日:2021-11-23

    Abstract: 本发明公开了一种基于RRAM阵列构成的二进制神经网络中并行乘累加运算的电路,基于1T1R单元构成的存储阵列是采用伪交叉结构的64x64的RRAM阵列,每个1T1R单元由一个NMOSFET和一个阻变随机存取存储器构成;存储阵列每一行的字线WL均连接并行输入电路,实现最大8X8权重矩阵中的64个数据与存储阵列中存储的64个数据完成二进制神经网络BNN卷积运算;存储阵列每一列的位线BL均连接级联型电流镜电路的电流输入端,且级联型电流镜电路的输出端连接到输出电容的上极板上。该电路避免了传统SRAM中存储单元在多行读取时不同节点间的串扰和存储数据易破坏问题,提高了系统的可靠性,降低了单元之间的泄露功耗。

    一种低功耗和高写裕度的11T TFET SRAM单元电路结构

    公开(公告)号:CN110767251B

    公开(公告)日:2021-09-14

    申请号:CN201910984510.X

    申请日:2019-10-16

    Applicant: 安徽大学

    Abstract: 本发明公开了一种低功耗和高写裕度的11T TFET SRAM单元电路结构,包括九个NTFET晶体管和两个PTFET晶体管,九个NTFET晶体管依次记为N1~N9,两个PTFET晶体管依次记为P1和P2,VDD和NTFET晶体管N4的漏极连接,同时VDD也与PTFET晶体管P1及PTFET晶体管P2的源极电连接;PTFET晶体管P1的漏极,与NTFET晶体管N1的漏极、NTFET晶体管N5的源极、NTFET晶体管N7的漏极、PTFET晶体管P2的栅极、NTFET晶体管N2栅极电连接。该电路结构不仅解决了传统TFET SRAM单元结构保持和读能力差的问题,而且提高了SRAM单元的稳定性。

    一种输出电压可调的超低功耗电压基准源电路

    公开(公告)号:CN110794909B

    公开(公告)日:2021-06-04

    申请号:CN201911074924.5

    申请日:2019-11-05

    Applicant: 安徽大学

    Abstract: 本发明公开了一种输出电压可调的超低功耗电压基准源电路,包括:依次连接的偏置电流模块、阈值电压差产生模块、以及输出电压调节模块;其中:所述偏置电流模块通过NMOS管实现,NMOS管的阈值电压低于设定值,且NMOS管工作在亚阈值区;所述阈值电压差产生模块,采用了NMOS管阈值电压差来产生基准电压;所述输出电压调节模块,通过宽长比调节电路降低输出的基准电压。其具有超低功耗、面积小和输出基准电压可调的优点。

Patent Agency Ranking