信息安全SoC中基于门控时钟的动态功耗管理方法

    公开(公告)号:CN1752894A

    公开(公告)日:2006-03-29

    申请号:CN200510028912.0

    申请日:2005-08-18

    Abstract: 本发明属集成电路技术领域,具体为一种信息安全SoC的动态功耗管理方法。信息安全SoC是计算密集型的专用集成电路,主要由微控制器MCU、密码运算单元、真随机数发生器、DMA控制器、存储器、USB接口控制器、总线控制器以及中断控制器、UART控制器和时钟管理模块等必要外设构成。其工作过程决定了并非每一个部件都同时参与工作。本发明根据信息安全SoC的工作过程将其构成模块划分为多个时钟区域,然后用DPM技术的嵌入式软件管理每个时钟区域的时钟供给:对于不参与当前工作的模块完全关闭其时钟输入,在需要参与工作时重新打开时钟供给。本发明中阐述的动态功耗管理技术能极大地降低信息安全SoC的系统功耗。

    自校准桥接电容结构的逐次逼近型模数转换器

    公开(公告)号:CN104079298A

    公开(公告)日:2014-10-01

    申请号:CN201410290187.3

    申请日:2014-06-24

    Applicant: 复旦大学

    Abstract: 本发明属于模数转换器技术领域,具体为一种自校准桥接电容结构的逐次逼近型模数转换器。其包括:采样保持电路、比较器、逻辑控制电路、数模转换器、校准电路;其中:电容型数模转换器采用冗余电容桥接结构,在桥接电容结构中加入冗余电容和辅助电容;同时校准算法内置在校准控制单元和校准处理单元中,在校准检测阶段时利用冗余电容桥接结构检测出桥接电容结构中由于制造工艺的失配和寄生带来的非线性特性;在正常模数转换过程中,校准处理单元根据检测的非线性信息将对模数转换器数字输出进行后处理,输出校准后的数字信号。

    一种多端口寄存器堆存储单元

    公开(公告)号:CN103915108A

    公开(公告)日:2014-07-09

    申请号:CN201410077924.1

    申请日:2014-03-05

    Applicant: 复旦大学

    Abstract: 本发明属于集成电路技术领域,具体为一种多端口寄存器堆存储单元。本发明的存储单元由8个NMOS管和2个PMOS管构成,其中,4个NMOS管和2个PMOS管构成耦合反相器,用于存储数据,另外4个NMOS管为读写晶体管,其布局布线方式为:对应于所述寄存器堆存储单元的具有N阱,多晶硅层,有源区层,CT和M1的版图;该寄存器堆单元具有上下对称和左右对称的结构;耦合反相器的6个晶体管采用2条多晶硅栅,极大地减小了由于制造偏差引起的晶体管的不对称,增加了噪声容限;两个PMOS管共用漏端有源区,四个NMOS管和四个写晶体管共用源端有源区,减小了通孔数目,极大地缩小了单元的面积。

    用于寄存器文件的可控制位线摆幅的存储单元

    公开(公告)号:CN102136297A

    公开(公告)日:2011-07-27

    申请号:CN201110083525.2

    申请日:2011-04-02

    Applicant: 复旦大学

    Abstract: 本发明属于集成电路存储单元设计技术领域,具体为一种用于寄存器文件的可控制位线摆幅的存储单元。该存储单元包括:耦合在电源和地之间的交叉耦合的2个反相器,以及2个写晶体管,2个读晶体管,2个读隔离管,2个模式控制晶体管。当mod信号为电源电压时,伪地线电压接近电源地,当mod信号为电源地时,伪地线电压为某一中间点电压。本发明能够限制读位线的摆幅,降低寄存器文件的功耗;在某些特殊情况下,需要位线全摆幅以适应要求,本发明提供的控制单元,可以方便的实现位线的全摆幅与低摆幅之间的转换。

    一种多端口寄存器堆存储单元及其布局布线方法

    公开(公告)号:CN102385908A

    公开(公告)日:2012-03-21

    申请号:CN201110261855.6

    申请日:2011-09-06

    Applicant: 复旦大学

    Abstract: 本发明属于集成电路存储单元设计技术领域,具体为一种多端口寄存器堆存储单元及其布局布线方法。耦合的反相器采用六管结构,读位线和耦合的反相器之间采用NMOS管隔离,以防止读破坏。内部连线和VSS全部采用金属层1(M1),有效的减小了布线层数。通过写字线使用金属层2(M2),读字线使用金属层4(M4)布线,可以有效减少字线之间的耦合电容,并且减弱了由于字线数目增多造成的单元面积增大。VDD采用M2进行水平方向布线,位线使用金属层3(M3)进行垂直方向布线。

    信息安全SoC中基于门控时钟的动态功耗管理方法

    公开(公告)号:CN100346268C

    公开(公告)日:2007-10-31

    申请号:CN200510028912.0

    申请日:2005-08-18

    Abstract: 本发明属集成电路技术领域,具体为一种信息安全SoC的动态功耗管理方法。信息安全SoC是计算密集型的专用集成电路,主要由微控制器MCU、密码运算单元、真随机数发生器、DMA控制器、存储器、USB接口控制器、总线控制器以及中断控制器、UART控制器和时钟管理模块等必要外设构成。其工作过程决定了并非每一个部件都同时参与工作。本发明根据信息安全SoC的工作过程将其构成模块划分为多个时钟区域,然后用DPM技术的嵌入式软件管理每个时钟区域的时钟供给:对于不参与当前工作的模块完全关闭其时钟输入,在需要参与工作时重新打开时钟供给。本发明中阐述的动态功耗管理技术能极大地降低信息安全SoC的系统功耗。

    基于自定时的灵敏放大时序控制信号产生电路

    公开(公告)号:CN102737710A

    公开(公告)日:2012-10-17

    申请号:CN201210008426.2

    申请日:2012-01-12

    Applicant: 复旦大学

    Abstract: 本发明属于集成电路存储单元技术领域,具体为一种基于自定时的灵敏放大时序控制信号产生电路。该电路由两列可配置的存储单元伪阵列、一个两输入或非逻辑以及延时单元构成。伪存储器阵列的位线预充到高电平,工作时,伪阵列的字线WL信号由低电平翻转为高电平时,两列存储单元伪阵列的位线BL开始放电,位线电压降低,并导致或非门翻转,完成时序控制功能。本发明可以有效地减少存储器在制造过程中因工艺偏差造成的功能失效问题,提高存储器的成品率,提升存储器的读取速度。

    一种灌流滤器的固定结构

    公开(公告)号:CN220158882U

    公开(公告)日:2023-12-12

    申请号:CN202320753058.8

    申请日:2023-04-07

    Abstract: 本实用新型公开了一种灌流滤器的固定结构,包括固定件与连接件,所述固定件包括固定板,所述固定板的一侧表面设有固定带,所述固定带通过魔术贴相贴合,所述连接件设置在固定板的另一侧表面上,所述连接件包括固定套管,固定套管的内周面对称设置有可活动的夹持板件,本实用新型通过设置有固定板,固定板一侧设置固定带,通过固定带可将固定板固定在立柱上,在固定板上设置固定套管,固定套管内对称设置可活动的夹持板件,灌流滤器穿过固定套管后,通过夹持板件夹住灌流滤器,从而对灌流滤器形成稳定固定。

Patent Agency Ranking