信息安全SoC中基于门控时钟的动态功耗管理方法

    公开(公告)号:CN1752894A

    公开(公告)日:2006-03-29

    申请号:CN200510028912.0

    申请日:2005-08-18

    Abstract: 本发明属集成电路技术领域,具体为一种信息安全SoC的动态功耗管理方法。信息安全SoC是计算密集型的专用集成电路,主要由微控制器MCU、密码运算单元、真随机数发生器、DMA控制器、存储器、USB接口控制器、总线控制器以及中断控制器、UART控制器和时钟管理模块等必要外设构成。其工作过程决定了并非每一个部件都同时参与工作。本发明根据信息安全SoC的工作过程将其构成模块划分为多个时钟区域,然后用DPM技术的嵌入式软件管理每个时钟区域的时钟供给:对于不参与当前工作的模块完全关闭其时钟输入,在需要参与工作时重新打开时钟供给。本发明中阐述的动态功耗管理技术能极大地降低信息安全SoC的系统功耗。

    可扩展高基蒙哥马利模乘算法及其电路结构

    公开(公告)号:CN1731345A

    公开(公告)日:2006-02-08

    申请号:CN200510028915.4

    申请日:2005-08-18

    Abstract: 本发明属集成电路技术领域,具体为一种可扩展高基蒙哥马利模乘算法及其电路结构。本发明是对多字高基蒙哥马利模乘器的改进,其中,每一步对模数N和被乘数B进行左移位操作,对中结果S不作移位操作,使数据通路的流水线级间的延迟从二个时钟周期缩短为一个时钟周期。其电路结构包括用于存放模乘运算3个操作数A、B和N的3个存储器、由第1-第P级处理单元组成的流水线形式的数据通路模块、用于控制整个模乘器运算过程的控制模块和一个先进先出的存储器等。本发明大大提高了模乘运算速度,同时对中间结果的存储单元进行了改进,使其硬件开销减小。

    自校准桥接电容结构的逐次逼近型模数转换器

    公开(公告)号:CN104079298A

    公开(公告)日:2014-10-01

    申请号:CN201410290187.3

    申请日:2014-06-24

    Applicant: 复旦大学

    Abstract: 本发明属于模数转换器技术领域,具体为一种自校准桥接电容结构的逐次逼近型模数转换器。其包括:采样保持电路、比较器、逻辑控制电路、数模转换器、校准电路;其中:电容型数模转换器采用冗余电容桥接结构,在桥接电容结构中加入冗余电容和辅助电容;同时校准算法内置在校准控制单元和校准处理单元中,在校准检测阶段时利用冗余电容桥接结构检测出桥接电容结构中由于制造工艺的失配和寄生带来的非线性特性;在正常模数转换过程中,校准处理单元根据检测的非线性信息将对模数转换器数字输出进行后处理,输出校准后的数字信号。

    信息安全SoC中基于门控时钟的动态功耗管理方法

    公开(公告)号:CN100346268C

    公开(公告)日:2007-10-31

    申请号:CN200510028912.0

    申请日:2005-08-18

    Abstract: 本发明属集成电路技术领域,具体为一种信息安全SoC的动态功耗管理方法。信息安全SoC是计算密集型的专用集成电路,主要由微控制器MCU、密码运算单元、真随机数发生器、DMA控制器、存储器、USB接口控制器、总线控制器以及中断控制器、UART控制器和时钟管理模块等必要外设构成。其工作过程决定了并非每一个部件都同时参与工作。本发明根据信息安全SoC的工作过程将其构成模块划分为多个时钟区域,然后用DPM技术的嵌入式软件管理每个时钟区域的时钟供给:对于不参与当前工作的模块完全关闭其时钟输入,在需要参与工作时重新打开时钟供给。本发明中阐述的动态功耗管理技术能极大地降低信息安全SoC的系统功耗。

    一种具有栅极漏电补偿的电流镜电路

    公开(公告)号:CN102331809A

    公开(公告)日:2012-01-25

    申请号:CN201110196909.5

    申请日:2011-07-14

    Applicant: 复旦大学

    Abstract: 本发明属于半导体和集成电路技术领域,具体为一种具有栅极漏电补偿的电流镜电路。该电流镜电路由参考电流输入级和镜像电流输出级以及一个运算放大器构成。运算放大器具有正负两个输入端和一个输出端。从参考电流输入级输入参考电流,而运算放大器的正输入端连接在参考电流输入级的输入端。运算放大器的输出端和负输入端连接,构成单位增益放大器,即闭环增益为一。运算放大器的输出端也连接参考电流输入级和镜像电流输出级的公共节点,即MOS管栅极。本发明中运算放大器的输出电流可以补偿MOS管栅极的漏电,使得参考电流输入级和镜像电流输出级之间保持正确的电流镜像比例,并使得从电源到地之间叠加使用的MOS管数量更多。

    可扩展高基蒙哥马利模乘算法及其电路结构

    公开(公告)号:CN100435090C

    公开(公告)日:2008-11-19

    申请号:CN200510028915.4

    申请日:2005-08-18

    Abstract: 本发明属集成电路技术领域,具体为一种可扩展高基蒙哥马利模乘算法及其电路结构。本发明是对多字高基蒙哥马利模乘器的改进,其中,每一步对模数N和被乘数B进行左移位操作,对中结果S不作移位操作,使数据通路的流水线级间的延迟从二个时钟周期缩短为一个时钟周期。其电路结构包括用于存放模乘运算3个操作数A、B和N的3个存储器、由第1—第P级处理单元组成的流水线形式的数据通路模块、用于控制整个模乘器运算过程的控制模块和一个先进先出的存储器等。本发明大大提高了模乘运算速度,同时对中间结果的存储单元进行了改进,使其硬件开销减小。

    应用于DES加密芯片的差分功耗分析屏蔽电路

    公开(公告)号:CN1753357A

    公开(公告)日:2006-03-29

    申请号:CN200510028914.X

    申请日:2005-08-18

    Abstract: 本发明属于信息安全技术领域,具体为一种应用于DES加密芯片的差分功耗分析屏蔽电路。由屏蔽单元和互补寄存器单元,结合DES加密方案的基本架构,互相连接所构成。本发明主要针对DES加密流程的第十六轮运算的密钥,第十五轮运算的结果被送入寄存器L15和R15,寄存器L15由两部分组成:28比特的普通寄存器和4比特互补寄存器。在第十五轮运算的结果被送入寄存器L15和R15的同时,部分结果和第十六轮子密钥以及预先设置的虚假子密钥被送入屏蔽单元。本发明不但能消除DES加密过程中的差分功率信号,而且能通过伪造的差分功率信号导致攻击者发生误判,从而以较小的硬件代价保护DES加密芯片的密钥。

    高速可配置RSA加密算法及协处理器

    公开(公告)号:CN1738238A

    公开(公告)日:2006-02-22

    申请号:CN200510029516.X

    申请日:2005-09-08

    Abstract: 本发明属信息安全技术领域,具体涉及一种能在加密速度和支持密钥长度两个方面都能进行配置的RSA加密算法及协处理器。RSA加密算法包括改进的流水线模幂算法和流水线模乘算法。协处理器的流水线数据通路采用改进的模幂和模乘流水线双重结构。它通过配置模幂流水线和模乘流水线的级数来配置加密系统的加密速度;通过配置模乘流水线级数和模乘运算单元先入先出寄存器大小来配置支持不同的密钥长度,从而可获得支持各种密钥长度和加密速度的RSA密码协处理器。

Patent Agency Ranking