一种低功耗抗单粒子翻转SRAM存储单元

    公开(公告)号:CN117854558A

    公开(公告)日:2024-04-09

    申请号:CN202410058745.7

    申请日:2024-01-15

    Applicant: 复旦大学

    Abstract: 本发明属于集成电路设计技术领域,具体为低功耗抗单粒子翻转的SRAM存储单元。本发明SRAM存储单元电路结构包含低电压摆幅的下拉网络、耦合上拉网络和半摆幅电压控制;具体分为双耦合存储单元和4耦合存储单元两种类型;本发明以半VDD电压控制下拉堆叠网络,降低中间节点的保持电压,从而降低电路的漏电流功耗;字线电位半VDD摆幅的控制策略可以降低单元的写功耗,设计额外读电路,分离读写字线,提高电路的读稳定性。下拉堆叠网络的中间节点可以免疫特殊翻转,降低下拉网络的上堆叠管的栅电压可以使堆叠网络分压能力大幅抬高,从而提高敏感节点的临界电荷,使单元更加稳定。

    一种硬件事务内存中对事务进行动态调度的方法

    公开(公告)号:CN117687744A

    公开(公告)日:2024-03-12

    申请号:CN202311539849.1

    申请日:2023-11-19

    Applicant: 复旦大学

    Inventor: 韩军 万力

    Abstract: 本发明属于片上多处理器技术领域,具体为硬件事务内存中对事务进行动态调度的方法。本发明主要对原有的内存子系统进行增强,在私有缓存中引入本地调度模块,在共享缓存中引入全局调度模块,两者组成分层的事务动态调度系统。本地调度模块主要负责部分事务的调度,以便让一部分冲突友好的事务能够迅速启动,具体包括本地事务冲突预测器模块和扩展的私有缓存控制器逻辑;全局调度模块负责剩余事务的调度,在综合全局冲突信息的基础上,仅允许概率较小与正在运行事务发生冲突的事务启动,具体包括全局事务冲突预测器模块和扩展的共享缓存控制器逻辑。本发明作为硬件事务内存的扩展,在对软件透明的情况下动态控制事务的启动,减少冲突的再次发生。

    双发射流水线的指令处理方法、装置、电子设备及介质

    公开(公告)号:CN117369878A

    公开(公告)日:2024-01-09

    申请号:CN202210772559.0

    申请日:2022-06-30

    Abstract: 本申请实施例涉及处理器领域,公开了一种双发射流水线的指令处理方法、装置、电子设备及介质。本申请中利用双入双出队列按照预设顺序发射指令;在指令发射时,按照预设顺序依次为各个指令分配表征发射顺序的标记;在提交时获取各个指令的标记,根据标记所记录的指令的顺序,依次对各个指令进行提交。从而实现了指令级并行的顺序双发射流水线方案,相对于单发射提高了处理器性能,相对于乱序流水线,本方案无需额外增加硬件,对处理器所占面积有所优化。

    一种超标量RISC-V处理器的扩展指令接口

    公开(公告)号:CN115309454A

    公开(公告)日:2022-11-08

    申请号:CN202210828129.6

    申请日:2022-07-14

    Applicant: 复旦大学

    Abstract: 本发明属于集成电路设计技术领域,具体为一种基于超标量RISC‑V处理器流水线的扩展指令接口。本发明扩展指令接口能够与超标量RISC‑V处理器流水线对接,完成RISC‑V指令集中扩展指令在处理器中的正常处理与执行。本发明包括开源玄铁处理器的原有流水线修改逻辑与可扩展指令管理模块;流水线修改逻辑完成可扩展指令在流水线中的处理逻辑,包括:可扩展指令译码逻辑、可扩展指令发射逻辑、可扩展指令写回与退休逻辑;可扩展指令管理模块负责可扩展指令在主处理器与协处理器间的行为管理,包括:指令状态管理模块、指令信息管理模块与指令完成管理模块。通过可扩展指令管理模块与主流水线的信息交互,实现包含扩展指令的程序在处理器中的运行。

    一种支持乱序处理器数据预取的缓存访问系统

    公开(公告)号:CN115309453A

    公开(公告)日:2022-11-08

    申请号:CN202210828128.1

    申请日:2022-07-14

    Applicant: 复旦大学

    Inventor: 韩军 刘旭东

    Abstract: 本发明属于集成电路设计技术领域,具体为一种支持乱序处理器数据预取的缓存访问系统。本发明系统具体包括:LOAD访存信息追踪排序模块、LOAD访存地址历史缓冲器、预取器和目标预取地址缓冲器。LOAD访存信息追踪排序模块将乱序LOAD访存信息变为顺序LOAD访存信息,再输入预取器;预取器利用顺序的访存信息实现更准确的训练和目标预取地址预测,预取器输出的有效目标预取地址存储在目标预取地址缓冲器中等待后续发送,目标预取地址缓冲器实时更新以失效不及时地址,以避免发送无用的预取地址。本发明可提高访存规律的学习效率和地址预测的准确率,减少预取请求对缓存系统的资源占用。

    一种面向神经网络处理的按优先级调度的数据输出电路结构

    公开(公告)号:CN112418419B

    公开(公告)日:2022-10-11

    申请号:CN202011306945.8

    申请日:2020-11-20

    Applicant: 复旦大学

    Abstract: 本发明属于集成电路设计领域,具体为一种面向神经网络处理的按优先级调度的数据输出电路结构,整体结构主要由四部分组成:用于决定水平方向运算单元数据传输优先级的X‑bus单元模块,用于决定垂直方向运算单元数据传输优先级的Y‑bus单元模块,用于参数填充的后缀配置单元模块,用于与存储单元交互的地址计算单元模块。该电路采用两级总线形式,预先在两级总线上设置数据传输优先级,规范数据传输顺序的同时避免数据堵塞和总线闲置。同时为提升数据复用度和数据访存的效率,本发明设计了更好服务于四维地址计算的地址计算单元,通过内部历史信息表保证数据的有序写回。本发明能够有效的提升神经网络处理中的输出结果传输效率。

    一种面向神经网络处理的全局广播数据输入电路

    公开(公告)号:CN111882051B

    公开(公告)日:2022-05-20

    申请号:CN202010746509.6

    申请日:2020-07-29

    Applicant: 复旦大学

    Abstract: 本发明属于集成电路技术领域,具体为面向神经网络处理的全局广播数据输入电路。本发明电路包括:记录数据接收次数的顶层模块,用于垂直方向上输入数据广播发射的垂直总线模块,用于水平方向上输入数据广播发射的水平总线模块,选中指定运算单元的广播发射模块。该电路采用水平和垂直方向上的两级总线形式,对数据通路进行切割,高并行发送数据的同时,极大降低了单一总线形式下巨大的带宽带来的额外面积开销和功耗开销;同时在广播发射模块中引入运算单元标识号和输入数据标签握手机制,保证输入电路数据发送功能正确的同时,提高数据复用度,减少电路访存次数,提升电路整体能效比。本发明能够有效提升神经网络处理中的输入数据传输效率。

    一种双层自适应重配置环簇片上网络硬件结构

    公开(公告)号:CN113490293B

    公开(公告)日:2022-04-12

    申请号:CN202110657539.4

    申请日:2021-06-13

    Applicant: 复旦大学

    Inventor: 韩军 樊志恒

    Abstract: 本发明公开了一种双层自适应重配置环簇片上网络硬件结构。其网络由基于包交换的8X8 Mesh网络层以及拥有自适应调整能力的可配置环状网络层两个部分组成,数据包可选择通过Mesh网络或者通过周期性重配置的Ring网络进行传输。片上网络硬件结构具体包括:Mesh网络层路由器模块、Ring网络层普通节点模块、Ring网络层远程节点模块、Ring网络层可配置链路模块、Bypass仲裁模块;Ring网络层普通节点模块和Ring网络层远程节点模块共同组成Ring网络层;双层网络同时结合两种网络的优势,利用自适应重配置的方式在为片上通信提供足够高传输带宽的同时降低片上通信的总体延时。

    一种术中可辨别脂肪组织中血管的光源系统

    公开(公告)号:CN113786168A

    公开(公告)日:2021-12-14

    申请号:CN202111061035.2

    申请日:2021-09-10

    Inventor: 韩军 吴国豪

    Abstract: 本发明涉及一种术中可辨别脂肪组织中血管的光源系统,用于放置于目标脂肪组织后方,使得所述光源系统发出的光透射过目标脂肪组织,在光穿透脂肪组织过程中,部分光被目标脂肪组织中血管内红细胞所吸收,从而在对侧呈现较暗的血管影,其特征在于,所述光源系统包括本体;用于传导光束的光纤;沿本体长度方向设置的发光结构;控制电路。本发明提供了一种实用简便的术中帮助术者识别脂肪组织中“隐藏”的重要血管的辅助设备,不仅可以有效辅助术者识别血管进而避免误伤,同时也可以大大节省手术时间,有利于患者的快速康复。本发明提供的光源系统简单易操作,能够满足不同部位以及不同厚度脂肪组织中寻找血管的需求。

Patent Agency Ranking