一种高速突发模式激光器驱动电路及方法

    公开(公告)号:CN116826511A

    公开(公告)日:2023-09-29

    申请号:CN202310935853.3

    申请日:2023-07-27

    Abstract: 本发明公开了一种高速突发模式激光器驱动电路及方法,涉及光通信技术领域,包括:输入调节电路、输出驱动电路和突发控制电路;输入调节电路的正相输出端、反相输出端对应与输出驱动电路的正相输入端、反相输入端连接;输出驱动电路的正相输出端、反相输出端对应与激光器的正端、负端连接;突发控制电路的使能转换电路的输入端用于获取外部的突发使能电平信号、输出端与突发控制电路的使能控制电路的输入端连接,使能控制电路的输出端与激光器的正端连接;使能转换电路根据突发使能电平信号的低/高状态,将使能控制电路的输出端与地断开/导通,以开启/关闭激光器。本发明改善激光器驱动电路输出驱动信号的工作速率,实现激光器快速开启和关闭。

    一种OTN网络中客户业务时钟提取的实现方法

    公开(公告)号:CN102833063B

    公开(公告)日:2015-08-19

    申请号:CN201210303087.0

    申请日:2012-08-24

    CPC classification number: H04J3/062 H04J3/1652

    Abstract: 本发明涉及一种OTN网络中客户业务时钟提取的实现方法,采用统计控制加上外挂数字频率合成器,第一步,对OTN网络解帧出的客户业务在OTN系统时钟下进行同步平滑处理,使客户业务数据比较均匀;第二步,统计并比较平滑后数据量与客户业务发送数据量,通过加权算法结合FIFO缓存冗余度来控制时钟调整信息,第三步,将时钟调整信息转化为外挂数字频率合成器需要的精确频率调整信息,精准控制外挂数字频率合成器产生业务发送时钟。本发明所述的实现方法,实现难度小,实施起来成本低;时钟提取过程主要通过统计来控制,不依赖于缓存工作状态,安全可靠;统计过程中遇到异常会及时过滤,设备级联时不会引起迭代效应,提取的时钟质量更好。

    一种在分组光传输系统芯片中防止再生碎帧的方法

    公开(公告)号:CN103067796B

    公开(公告)日:2015-04-29

    申请号:CN201310029573.2

    申请日:2013-01-25

    Abstract: 本发明涉及一种在分组光传输系统芯片中防止再生碎帧的方法,包括以下步骤:步骤(1),设定以太网业务数据帧发送缓存的剩余可写空间值参数;步骤(2),检测以太网业务数据帧发送缓存的剩余可写空间值,根据检测结果控制将以太网业务数据以整帧内容写入以太网业务数据帧发送缓存;或根据设定的以太网业务数据帧发送缓存的剩余可写空间值参数控制写入以太网业务数据帧发送缓存中数据帧内容的长度。本发明所述的在分组光传输系统芯片中防止再生碎帧的方法,能够防止P-OTS芯片中以太网业务发送侧引入再生碎帧的问题,从而有效的利用系统带宽,并增加了整个系统设备的性能及系统稳定性。

    一种在分组光传输系统芯片中防止再生碎帧的方法

    公开(公告)号:CN103067796A

    公开(公告)日:2013-04-24

    申请号:CN201310029573.2

    申请日:2013-01-25

    Abstract: 本发明涉及一种在分组光传输系统芯片中防止再生碎帧的方法,包括以下步骤:步骤(1),设定以太网业务数据帧发送缓存的剩余可写空间值参数;步骤(2),检测以太网业务数据帧发送缓存的剩余可写空间值,根据检测结果控制将以太网业务数据以整帧内容写入以太网业务数据帧发送缓存;或根据设定的以太网业务数据帧发送缓存的剩余可写空间值参数控制写入以太网业务数据帧发送缓存中数据帧内容的长度。本发明所述的在分组光传输系统芯片中防止再生碎帧的方法,能够防止P-OTS芯片中以太网业务发送侧引入再生碎帧的问题,从而有效的利用系统带宽,并增加了整个系统设备的性能及系统稳定性。

    一种用于嵌入式系统的二级缓存控制方法及装置

    公开(公告)号:CN102012872B

    公开(公告)日:2012-05-02

    申请号:CN201010556045.9

    申请日:2010-11-24

    Abstract: 本发明涉及一种用于嵌入式系统的二级缓存控制方法及装置,具体步骤如下:向端口仲裁和冲突检测模块发出写请求和/或读请求和/或预读请求;端口仲裁和冲突检测模块接收各请求后,仲裁出一个请求到下游模块,并给出响应到对应的上游模块;如果仲裁出读请求或预读请求,区分读命中或读不命中后,执行相应操作;如果仲裁出写请求,区分写命中或写不命中后,执行相应操作。本发明所述方法及装置,在嵌入式微处理器的指令地址连续时,将未来要读的数据通过预读操作,提前把数据从片外动态随机存储器中预读回来,除去数据流的首延迟,后续数据流中间无延迟,大大提高了嵌入式系统的效率并降低成本。

    一种跨阻放大器前端电路及跨阻放大器

    公开(公告)号:CN117060867A

    公开(公告)日:2023-11-14

    申请号:CN202311050340.0

    申请日:2023-08-18

    Abstract: 本发明公开了一种跨阻放大器前端电路及跨阻放大器,涉及光通信设备技术领域,包括:单端放大单元、差分对放大单元、源跟随单元、第一反馈与控制单元、第二反馈与控制单元和偏置调整单元;单端放大器的输出端连接差分对放大单元的的同相输入端;差分对放大单元的同相输出端、反相输出端分别连接源跟随单元的第一输入端、第二输入端;源跟随单元的第一输出端、第二输出端连接第一反馈与控制单元和第二反馈与控制单元的同相输入端、反相输入端;第二反馈与控制单元用于使源跟随单元的第一输出端、第二输出端的输出信号幅度与单端放大单元的输入端的输入信号幅度呈线性关系。本发明省掉单端转差分电路,实现输出信号幅度随输入信号幅度线性变化。

    一种计算高速网络中CRC值的方法及系统

    公开(公告)号:CN105119694B

    公开(公告)日:2018-06-12

    申请号:CN201510575502.1

    申请日:2015-09-11

    Abstract: 本发明公开了一种计算高速网络中CRC值的方法及系统,涉及数字通信系统的循环冗余校验技术领域。该方法包括以下步骤:判断待计算数据块中,有效净荷的长度是否小于待计算数据块的长度,若是,对待计算数据块进行数据的移位和补0操作;按照均等的位宽,将待计算数据块分成N个数据切片;采用并行计算CRC算法,同时计算N个数据切片的CRC值;将计算得到的N个数据切片的CRC值分别输入对应的相对位置系数矩阵,得到N个输出值;将N个输出值做按位异或运算,合并得到待计算数据块的CRC终值。本发明能够快速、实时地计算出当前数据的CRC值,满足高速网络线路上数据传输速率要求。

    一种OTN中GMP映射产生Cn值的方法

    公开(公告)号:CN105792031A

    公开(公告)日:2016-07-20

    申请号:CN201610128728.1

    申请日:2016-03-08

    CPC classification number: H04Q11/00 H04Q11/0005 H04Q11/0067 H04Q2011/0075

    Abstract: 一种OTN中GMP映射产生Cn值的方法,涉及通信领域,包括:在每一个周期内,分别统计对端以及本地低阶ODU信号的速率信息统计值;从第二个周期开始,每个周期产生一个差异值;将每个周期的差异值与上个周期的滤波结果做差,得到滤波差值;将滤波差值放大到预先配置好的滤波系数倍,得到调整值;将每个周期的调整值与之前周期的调整值累加,得到积分值;当一个周期的积分值大于255时,滤波值为1,该周期的Cn值=标称的Cn值+滤波值;否则,滤波值为0,该周期的Cn值=标称的Cn值。本发明对电路消耗资源小,电路结构不会因为映射对象变动而变动,降低Cn值的抖动性。

    用于Interlaken增强型调度的切包装置及方法

    公开(公告)号:CN103560982B

    公开(公告)日:2016-06-22

    申请号:CN201310528424.0

    申请日:2013-10-31

    Abstract: 本发明公开了一种用于Interlaken增强型调度的切包装置及方法,涉及集成电路领域,该方法包括以下步骤:数据包接收模块将输入数据包写入切片数据缓存中,同时,切片计算模块计算每个切片的长度,将计算出的切片信息存入切片信息缓存中;切片发送模块将切片信息缓存中的切片信息读出,并按照以上信息将数据从切片数据缓存中读出,并标记切片头尾信息,完成数据包切片过程,再将以上切片及切片头尾信息转换为Interlaken所需的并行总线接口格式。本发明在不需要预先确定输入数据包长的情况下,能够按照Interlaken超强型调度的要求进行数据包切割,显著提高切包效率,有效节省数据缓存空间,降低设备成本。

Patent Agency Ranking