-
公开(公告)号:CN106982103B
公开(公告)日:2019-01-18
申请号:CN201710317470.4
申请日:2017-05-05
Applicant: 烽火通信科技股份有限公司 , 武汉飞思灵微电子技术有限公司
IPC: H04J3/06 , H04L12/861 , H04L12/833
Abstract: 本发明涉及光传输芯片支持时间同步技术领域,具体涉及一种在100G以上光传输芯片中控制PTP报文的方法及系统。该方法的步骤为:在PTP报文的尾部设置PTP报文控制标记;在选择的PTP写入缓存空间中,写入以太网业务通道报文;若当前写入的以太网业务通道报文的PTP报文控制标记有效,则在当前缓存空间中写入PTP报文的包描述信息;将其他PTP缓存作为PTP写入缓存再次写入报文;当存在非空的PTP缓存时,读取PTP缓存中的PTP报文。本发明能够实用高效的完成光传输芯片对PTP报文的控制,增加100G以上的光传输芯片对PTP报文的控制效率和处理性能,降低100G以上的光传输芯片支持IEEE1588V2高精度时间同步功能的设计规模和成本。
-
公开(公告)号:CN106982103A
公开(公告)日:2017-07-25
申请号:CN201710317470.4
申请日:2017-05-05
Applicant: 烽火通信科技股份有限公司 , 武汉飞思灵微电子技术有限公司
IPC: H04J3/06 , H04L12/861 , H04L12/833
CPC classification number: H04J3/0661 , H04L47/31 , H04L49/9047
Abstract: 本发明涉及光传输芯片支持时间同步技术领域,具体涉及一种在100G以上光传输芯片中控制PTP报文的方法及系统。该方法的步骤为:在PTP报文的尾部设置PTP报文控制标记;在选择的PTP写入缓存空间中,写入以太网业务通道报文;若当前写入的以太网业务通道报文的PTP报文控制标记有效,则在当前缓存空间中写入PTP报文的包描述信息;将其他PTP缓存作为PTP写入缓存再次写入报文;当存在非空的PTP缓存时,读取PTP缓存中的PTP报文。本发明能够实用高效的完成光传输芯片对PTP报文的控制,增加100G以上的光传输芯片对PTP报文的控制效率和处理性能,降低100G以上的光传输芯片支持IEEE1588V2高精度时间同步功能的设计规模和成本。
-
公开(公告)号:CN103546273B
公开(公告)日:2017-01-18
申请号:CN201310528726.8
申请日:2013-10-31
Applicant: 烽火通信科技股份有限公司
IPC: H04L7/00
Abstract: 本发明公开了一种基于PTP帧的频率同步装置及方法,涉及通信领域,该装置包括时钟单元、MAC接收单元、MAC发送单元、PTP帧处理单元和CPU,时钟单元包括时钟同步子单元,时钟同步子单元包括秒脉冲接收模块、秒脉冲发送模块和全局时钟处理模块;PTP帧处理单元包括PTP帧解析模块、PTP帧转发模块、PTP帧发送模块、PTP帧接收控制模块和PTP帧发送控制模块;MAC接收单元包括时戳接收处理模块,MAC发送单元包括时戳发送处理模块。本发明通过硬件与软件结合,能够完全独立于同步以太网进行频率同步。
-
公开(公告)号:CN109787703B
公开(公告)日:2020-08-25
申请号:CN201910152760.7
申请日:2019-02-28
Applicant: 烽火通信科技股份有限公司 , 武汉飞思灵微电子技术有限公司
IPC: H04J3/06
Abstract: 本发明公开了一种时间戳的修正方法、时钟同步方法及系统,涉及通信技术领域。时间戳的修正方法包括:记录物理层通道接收的数据帧帧头的时间戳以及相邻帧头之间的时钟信息,时钟信息为时长或者时钟周期数量;如果当前的时钟信息偏离前N个时钟信息的平均值,将当前数据帧帧头的时间戳向偏离的相反方向偏移,得到修正的时间戳,其中,N>1,且偏移的时间量是对多个时钟信息进行统计得到的。本发明可以提高时间戳的精度。
-
公开(公告)号:CN109787703A
公开(公告)日:2019-05-21
申请号:CN201910152760.7
申请日:2019-02-28
Applicant: 烽火通信科技股份有限公司 , 武汉飞思灵微电子技术有限公司
IPC: H04J3/06
Abstract: 本发明公开了一种时间戳的修正方法、时钟同步方法及系统,涉及通信技术领域。时间戳的修正方法包括:记录物理层通道接收的数据帧帧头的时间戳以及相邻帧头之间的时钟信息,时钟信息为时长或者时钟周期数量;如果当前的时钟信息偏离前N个时钟信息的平均值,将当前数据帧帧头的时间戳向偏离的相反方向偏移,得到修正的时间戳,其中,N>1,且偏移的时间量是对多个时钟信息进行统计得到的。本发明可以提高时间戳的精度。
-
公开(公告)号:CN103546273A
公开(公告)日:2014-01-29
申请号:CN201310528726.8
申请日:2013-10-31
Applicant: 烽火通信科技股份有限公司
IPC: H04L7/00
Abstract: 本发明公开了一种基于PTP帧的频率同步装置及方法,涉及通信领域,该装置包括时钟单元、MAC接收单元、MAC发送单元、PTP帧处理单元和CPU,时钟单元包括时钟同步子单元,时钟同步子单元包括秒脉冲接收模块、秒脉冲发送模块和全局时钟处理模块;PTP帧处理单元包括PTP帧解析模块、PTP帧转发模块、PTP帧发送模块、PTP帧接收控制模块和PTP帧发送控制模块;MAC接收单元包括时戳接收处理模块,MAC发送单元包括时戳发送处理模块。本发明通过硬件与软件结合,能够完全独立于同步以太网进行频率同步。
-
公开(公告)号:CN101692655B
公开(公告)日:2012-05-30
申请号:CN200910180968.6
申请日:2009-10-23
Applicant: 烽火通信科技股份有限公司
IPC: H04L12/56
Abstract: 一种数据帧存储管理装置,涉及数据帧的处理技术,包括入口分片装置、分片写入读出装置和公用存储器的分单元管理装置三部分;入口分片装置将数据流缓存后,将其分片抽取成分片数据并发送给分片写入读出装置;分片写入读出装置根据时序控制电路的时序信号,将分片数据写入存储器,或从存储器中读取分片数据;公用存储器的分单元管理装置控制分片写入读出装置的读写操作。本发明所述的数据帧存储管理装置,将存储器分成若干个基本存储单元,作为存储的基本单位,可基于源端口分配地址,也可共享型分配地址,通过申请-释放的机制来达到地址的独立性使用,采用时序隔离的方法完成数据的写入与读出,避免了读写的冲突,使整个系统的电路实现相对简单。
-
公开(公告)号:CN102299788A
公开(公告)日:2011-12-28
申请号:CN201110280318.6
申请日:2011-09-21
Applicant: 烽火通信科技股份有限公司
CPC classification number: H04J3/0697 , H04J3/0667
Abstract: 本发明公开了一种自动发送IEEE1588协议报文的控制方法及装置,装置包括PCS接收适配模块、PTP接收时戳提取模块、PTP接收处理模块、PCS发送适配模块、时间同步处理模块、CPU接口、PTP发送处理模块和PTP发送参数修正模块,PTP发送处理模块用于生成自动PTP发送报文以及对端口PTP发送报文、自动生成的PTP发送报文、端口MAC发送缓存的以太网业务报文三者进行仲裁后送至PTP发送参数修正模块;PTP发送参数修正模块用于对PTP发送处理模块仲裁处理后送来的报文,根据报文类型指示进行相应的处理或透传送出。本发明能减轻CPU处理同步报文的负荷,加快主、从设备的时钟同步收敛速度。
-
公开(公告)号:CN115150017B
公开(公告)日:2025-04-29
申请号:CN202210755182.8
申请日:2022-06-30
Applicant: 烽火通信科技股份有限公司 , 武汉飞思灵微电子技术有限公司
Abstract: 本发明涉及5G承载网芯片支持时间同步技术领域,提供了一种PTP报文回传方法和装置。其中所述方法包括:发送模块在检测到第一标识字回传标记已置位,并且正在发送原始PTP报文的第一个字节时,向回传处理模块发送回传完成的指示,同时继续读出报文,完成对原始PTP报文的后续发送处理;回传处理模块还接收由发送模块发送的补偿后的发送时间戳,将补偿后的发送时间戳、原始PTP报文一起写入回传缓存中等待;当回传处理模块收到发送模块发送的回传完成的指示时,回传处理模块将原始PTP报文、补偿后的发送时间戳发送给处理器。本发明缩减了处理器获取同步信息的时间,使得处理器更易于支持大容量、多接口交互实现高精度时间同步和支持PTP频率同步。
-
公开(公告)号:CN112230710B
公开(公告)日:2022-07-08
申请号:CN202011075755.X
申请日:2020-10-10
Applicant: 烽火通信科技股份有限公司 , 武汉飞思灵微电子技术有限公司
IPC: G06F1/04
Abstract: 本发明涉及时钟计数技术领域,提供了一种对任意时钟频率进行时钟计数的方法和装置。方法包括当原始时钟频率的标准时基为无限循环小数或有限小数时时,输出第一计数时基和第二计数时基构成工作时域计数,使得在计数时间轴上指定工作时域周期内,通过第一计数时基和第二计数时基,累加的计数时间值近似等于原始时钟频率的标准时基累加的原始计数时间值。本发明能够稳定精确地对任意时钟频率,尤其是对时钟周期为无限循环小数的频率进行时钟计数,可灵活地应用在各种频率的工作时钟场景下,降低设计复杂度和成本,为芯片设计带来优势。
-
-
-
-
-
-
-
-
-