-
公开(公告)号:CN100428194C
公开(公告)日:2008-10-22
申请号:CN200410100391.0
申请日:1999-06-30
Applicant: 株式会社日立制作所
IPC: G06F12/08 , G11C11/4091 , G11C11/4093 , G11C7/06
CPC classification number: G11C7/1006 , G06F12/0215 , G06F12/0893 , G06F13/161 , G06F2212/3042 , G11C7/065 , G11C11/4091 , G11C11/4093 , G11C2207/104 , G11C2207/2245
Abstract: 半导体存储器和高速缓存器,为使多存储体的存储器的快速存取(与前存取的字线不同的读出存取)高速化,使用多存储体构成的宏存储器,并将数据保持在各存储体的读出放大器中,当存取命中该保持数据时,输出锁存的数据,从而高速化。即使各存储体有读出放大器高速缓存功能。为进一步提高这种命中率,在存取宏存储器后,存取控制电路先行发生下一地址(加上规定的位移地址),并把它预先读出到其它存储体的读出放大器中。
-
公开(公告)号:CN1132121C
公开(公告)日:2003-12-24
申请号:CN95115915.1
申请日:1995-09-01
Applicant: 株式会社日立制作所
CPC classification number: G06T1/20
Abstract: 一种图形处理器,它连接于系统总线,该系统总线将产生与图像处理有关的图形命令的处理器连接于一主存储器,该主存储器存有命令和原始图像数据,并根据所述处理器产生的所述图形命令在帧缓冲器中进行绘图,其中,所述图形处理器具有一数据总线转换单元,该转换单元将所述系统总线连接到连接于保存所述图形命令和所述原始图像数据的图形数据存储器的第一数据总线,或将所述第一数据总线连接到保存要显示数据的帧缓冲器。
-
公开(公告)号:CN1217082A
公开(公告)日:1999-05-19
申请号:CN96180261.8
申请日:1996-03-21
Applicant: 株式会社日立制作所
Abstract: 本发明是能够导入到实现个人计算机或者娱乐机等高速图像处理的结构中的器件,为了提高图像处理装置的描绘性能,在把帧缓冲器和指令用的存储器以及图像用处理器内装到单片的情况下,在图像处理装置上设置测试端子、测试总线,在各个存储模块上设置测试口,通过连接到共同的测试总线上,在测试时从外部监视各内装存储模块的内容。由此,能够在存储模块的测试中直接使用现有的测试方法。
-
公开(公告)号:CN1175424C
公开(公告)日:2004-11-10
申请号:CN98120853.3
申请日:1998-09-30
Applicant: 株式会社日立制作所 , 日立超爱尔爱斯爱系统股份有限公司
CPC classification number: G11C8/12
Abstract: 与逻辑电路混合布局的RAM模块具有多个存储器堆及一个控制电路。分别相应于各个存储器堆并以串联形式电连接的算术电路。固定的地址设置信号提供给初始级算术电路的输入端。提供给下一级或次级算术电路的输入信号或从其输出的信号被定义为自-指定(own-assigned)地址信号。与上述的每一个算术电路有关的比较器比较地址信号与存储器访问时的地址信号输入。基于最终的一致信号选择相应的存储器堆。
-
公开(公告)号:CN1241753A
公开(公告)日:2000-01-19
申请号:CN99108899.9
申请日:1999-06-30
Applicant: 株式会社日立制作所
CPC classification number: G11C7/1006 , G06F12/0215 , G06F12/0893 , G06F13/161 , G06F2212/3042 , G11C7/065 , G11C11/4091 , G11C11/4093 , G11C2207/104 , G11C2207/2245
Abstract: 为使多存储体的存储器的快速存取(与前存取的字线不同的读出存取)高速化,使用多存储体构成的宏存储器,并将数据保持在各存储体的读出放大器中,当存取命中该保持数据时,输出锁存的数据,从而高速化。即使各存储体有读出放大器高速缓存功能。为进一步提高这种命中率,在存取宏存储器后,存取控制电路先行发生下一地址(加上规定的位移地址),并把它预先读出到其它存储体的读出放大器中。
-
公开(公告)号:CN1217083A
公开(公告)日:1999-05-19
申请号:CN96180262.6
申请日:1996-03-21
Applicant: 株式会社日立制作所
Abstract: 本发明是能够导入到实现个人计算机或者娱乐机等高速图像处理的结构中的器件,为了提高图像LSI的描绘性能,在把帧缓冲器和指令用的存储器以及图像用处理器内装到单片的情况下,由多个相同的存储模块构成每个帧缓冲器,指令·存储器,通过在各存储模块上分配相同的行地址,增加存储地址的范围。由此,能够实现相对于图像用处理器的大容量的内装帧缓冲器和内装指令·存储器。
-
公开(公告)号:CN1217084A
公开(公告)日:1999-05-19
申请号:CN96180263.4
申请日:1996-03-21
Applicant: 株式会社日立制作所
Abstract: 本发明是能够导入到个人计算机或者实现娱乐机等高速图像处理的结构中的器件,为了提高图像处理装置的描绘性能,在单片内安装了帧缓冲器和指令用存储器以及图像用处理器的情况下,取为沿着信息流的最佳配置。由此,能够去掉无用的路线回转,减小芯片面积,进而由于布线长度缩短,因此信号延迟减小,能够进行高速工作。
-
公开(公告)号:CN1214516A
公开(公告)日:1999-04-21
申请号:CN98120853.3
申请日:1998-09-30
Applicant: 株式会社日立制作所 , 日立超爱尔爱斯爱系统股份有限公司
CPC classification number: G11C8/12
Abstract: 与逻辑电路混合布局的RAM模块具有多个存储器堆及一个控制电路。分别相应于各个存储器堆并以串联形式电连接的算术电路。固定的地址设置信号提供给初始级算术电路的输入端。提供给下一级或次级算术电路的输入信号或从其输出的信号被定义为自-指定(own-assigned)地址信号。与上述的每一个算术电路有关的比较器比较地址信号与存储器访问时的地址信号输入。基于最终的一致信号选择相应的存储器堆。
-
公开(公告)号:CN1624802A
公开(公告)日:2005-06-08
申请号:CN200410100391.0
申请日:1999-06-30
Applicant: 株式会社日立制作所
IPC: G11C11/407 , G11C7/00
CPC classification number: G11C7/1006 , G06F12/0215 , G06F12/0893 , G06F13/161 , G06F2212/3042 , G11C7/065 , G11C11/4091 , G11C11/4093 , G11C2207/104 , G11C2207/2245
Abstract: 半导体存储器和高速缓存器,为使多存储体的存储器的快速存取(与前存取的字线不同的读出存取)高速化,使用多存储体构成的宏存储器,并将数据保持在各存储体的读出放大器中,当存取命中该保持数据时,输出锁存的数据,从而高速化。即使各存储体有读出放大器高速缓存功能。为进一步提高这种命中率,在存取宏存储器后,存取控制电路先行发生下一地址(加上规定的位移地址),并把它预先读出到其它存储体的读出放大器中。
-
公开(公告)号:CN1185580C
公开(公告)日:2005-01-19
申请号:CN99108899.9
申请日:1999-06-30
Applicant: 株式会社日立制作所
CPC classification number: G11C7/1006 , G06F12/0215 , G06F12/0893 , G06F13/161 , G06F2212/3042 , G11C7/065 , G11C11/4091 , G11C11/4093 , G11C2207/104 , G11C2207/2245
Abstract: 为使多存储体的存储器的快速存取(与前存取的字线不同的读出存取)高速化,使用多存储体构成的宏存储器,并将数据保持在各存储体的读出放大器中,当存取命中该保持数据时,输出锁存的数据,从而高速化。即使各存储体有读出放大器高速缓存功能。为进一步提高这种命中率,在存取宏存储器后,存取控制电路先行发生下一地址(加上规定的位移地址),并把它预先读出到其它存储体的读出放大器中。
-
-
-
-
-
-
-
-
-