-
公开(公告)号:CN1321436C
公开(公告)日:2007-06-13
申请号:CN200410074199.9
申请日:2004-09-01
Applicant: 株式会社东芝
CPC classification number: G06F17/5068
Abstract: 根据本发明的一个方案,提供一种模拟电路图形评估方法,该方法包括:以各自状态在各自的几何结构限定参数中出现相同次数的方式,通过结合多个各自具有至少两个状态的几何结构限定参数,来设计模拟半导体集成电路的电路图形的模拟电路图形集合体;在衬底上形成模拟电路图形集合体;以及评估形成的模拟电路图形集合体。
-
公开(公告)号:CN1604271A
公开(公告)日:2005-04-06
申请号:CN200410074199.9
申请日:2004-09-01
Applicant: 株式会社东芝
CPC classification number: G06F17/5068
Abstract: 根据本发明的一个方案,提供一种模拟电路图形评估方法,该方法包括:以各自状态在各自的几何结构限定参数中出现相同次数的方式,通过结合多个各自具有至少两个状态的几何结构限定参数,来设计模拟半导体集成电路的电路图形的模拟电路图形集合体;在衬底上形成模拟电路图形集合体;以及评估形成的模拟电路图形集合体。
-
公开(公告)号:CN1790352A
公开(公告)日:2006-06-21
申请号:CN200510115614.5
申请日:2005-11-07
Applicant: 株式会社东芝
IPC: G06F17/50 , H01L21/027 , G03F1/00 , G03F7/00
CPC classification number: G06F17/5068
Abstract: 一种图形生成方法,其特征在于,读出规定布线图形的布线布局的数据和规定能够与上述布线图形连接的孔图形的孔布局的数据;在同一布线层等级内提取与图形处理区域的上述布线图形连接的孔图形;提取包括上述孔图形的第1处理区域;计算上述第1处理区域包含的上述布线图形的第1图形覆盖率;以及根据上述第1图形覆盖率在上述第1处理区域生成第1追加图形。
-
公开(公告)号:CN100446011C
公开(公告)日:2008-12-24
申请号:CN200510115614.5
申请日:2005-11-07
Applicant: 株式会社东芝
IPC: G06F17/50 , H01L21/027 , G03F1/00 , G03F7/00
CPC classification number: G06F17/5068
Abstract: 一种图形生成方法,其特征在于,读出规定布线图形的布线布局的数据和规定能够与上述布线图形连接的孔图形的孔布局的数据;在同一布线层等级内提取与图形处理区域的上述布线图形连接的孔图形;提取包括上述孔图形的第1处理区域;计算上述第1处理区域包含的上述布线图形的第1图形覆盖率;以及根据上述第1图形覆盖率在上述第1处理区域生成第1追加图形。
-
-
-