-
公开(公告)号:CN100435484C
公开(公告)日:2008-11-19
申请号:CN200610054222.7
申请日:2006-04-18
Applicant: 中国电子科技集团公司第二十四研究所
IPC: H03M1/12
Abstract: 本发明涉及一种高速A/D转换器用输出模式电路,包括一个双路分配器,由输入控制电平的高低对来自A/D转换器内部的一位数据选择其数据输出端,向五个D型主从触发器连成的CMOS并行输出和CMOS交替输出电路、CMOS-LVDS电平转换器输出数据,一个÷2分频器、一个非门、一个输出时序控制电路分别向CMOS并行输出和CMOS交替输出电路的五个D型主从触发器提供时钟信号。因此,该输出模式电路具有三种可供选择的输出模式,能很好地满足高速、超高速A/D转换器对数据输出方式的要求,大大提高了根据数据采集和处理的实际情况进行输出方式选择的方便性和灵活性,使易于采集数据、输出数据更可靠、数据精度更高。
-
公开(公告)号:CN102291149A
公开(公告)日:2011-12-21
申请号:CN201110245380.1
申请日:2011-08-25
Applicant: 中国电子科技集团公司第二十四研究所
IPC: H03M1/72
Abstract: 本发明涉及一种带两级分段共享运算放大器的乘法型数模转换器,它含有一个4位乘法型数模转换单元和一个1.5位乘法型数模转换单元。本发明电路在两级运算放大器之间增加一对开关,将运算放大器的两级进行有效分离,采用两个电容,就起到采样、放大、补偿三种作用,将共享运算放大器的适用范围从相邻流水线前后级同位扩展到前级高位、后级低位,1.5位乘法型数模转换单元的电容使用量降低50%~66%,乘法型数模转换器的功耗减少30%以上。本发明电路具有结构新颖、功耗低、集成度高的特点,适用于高速高精度、低功耗、多通道流水线A/D转换器领域。
-
公开(公告)号:CN100365938C
公开(公告)日:2008-01-30
申请号:CN200410006592.4
申请日:2004-03-11
Applicant: 中国电子科技集团公司第二十四研究所
IPC: H03M1/12
Abstract: 本发明涉及一种12位折叠插入结构A/D转换器,其特征在于内部的高六位A/D和低七位A/D均为折叠插入结构,采用两步转换的方法构成一个高速12位A/D转换器。内部的时序电路产生九相时钟,控制整个12位A/D正常工作;差分输入的模拟信号inP和inN分别经过采样开关和第一个跟踪保持放大器TH1,由TH1的输出同时进入高六位A/D(ADC6)和第二跟踪保持放大器TH2;模拟信号进入ADC6后,产生6位数码,进入D-触发器组和六位D/A转换器(DAC6),同时通过DAC6产生一个模拟信号与TH2出来的输入模拟信号相减,形成残差;经残差放大器放大32倍后,进入低七位A/D,并得到一个7位数码;低7位数码进入D-触发器组,与上一个进入D-触发器组的高6位数码同步,并通过校正电路进行数字校正后,经三态电路输出12位数码。
-
公开(公告)号:CN1561001A
公开(公告)日:2005-01-05
申请号:CN200410006592.4
申请日:2004-03-11
Applicant: 中国电子科技集团公司第二十四研究所
IPC: H03M1/12
Abstract: 本发明涉及一种12位折叠插入结构A/D转换器,其特征在于内部的高六位A/D和低七位A/D均为折叠插入结构,采用两步转换的方法构成一个高速12位A/D转换器。内部的时序电路产生九相时钟,控制整个12位A/D正常工作;差分输入的模拟信号inP和inN分别经过采样开关和第一个跟踪保持放大器TH1,由TH1的输出同时进入高六位A/D(ADC6)和第二跟踪保持放大器TH2;模拟信号进入ADC6后,产生6位数码,进入D-触发器组和六位D/A转换器(DAC6),同时通过DAC6产生一个模拟信号与TH2出来的输入模拟信号相减,形成残差;经残差放大器放大32倍后,进入低七位A/D,并得到一个7位数码;低7位数码进入D-触发器组,与上一个进入D-触发器组的高6位数码同步,并通过校正电路进行数字校正后,经三态电路输出12位数码。
-
公开(公告)号:CN102291149B
公开(公告)日:2014-04-02
申请号:CN201110245380.1
申请日:2011-08-25
Applicant: 中国电子科技集团公司第二十四研究所
IPC: H03M1/72
Abstract: 本发明涉及一种带两级分段共享运算放大器的乘法型数模转换器,它含有一个4位乘法型数模转换单元和一个1.5位乘法型数模转换单元。本发明电路在两级运算放大器之间增加一对开关,将运算放大器的两级进行有效分离,采用两个电容,就起到采样、放大、补偿三种作用,将共享运算放大器的适用范围从相邻流水线前后级同位扩展到前级高位、后级低位,1.5位乘法型数模转换单元的电容使用量降低50%~66%,乘法型数模转换器的功耗减少30%以上。本发明电路具有结构新颖、功耗低、集成度高的特点,适用于高速高精度、低功耗、多通道流水线A/D转换器领域。
-
公开(公告)号:CN1859011A
公开(公告)日:2006-11-08
申请号:CN200610054222.7
申请日:2006-04-18
Applicant: 中国电子科技集团公司第二十四研究所
IPC: H03M1/12
Abstract: 本发明涉及一种高速A/D转换器用输出模式电路,包括一个双路分配器,由输入控制电平的高低对来自A/D转换器内部的一位数据选择其数据输出端,向五个D型主从触发器连成的CMOS并行输出和CMOS交替输出电路、CMOS-LVDS电平转换器输出数据,一个÷2分频器、一个非门、一个输出时序控制电路分别向CMOS并行输出和CMOS交替输出电路的五个D型主从触发器提供时钟信号。因此,该输出模式电路具有三种可供选择的输出模式,能很好地满足高速、超高速A/D转换器对数据输出方式的要求,大大提高了根据数据采集和处理的实际情况进行输出方式选择的方便性和灵活性,使易于采集数据、输出数据更可靠、数据精度更高。
-
-
-
-
-