-
公开(公告)号:CN101686042B
公开(公告)日:2011-11-30
申请号:CN200910103885.7
申请日:2009-05-19
Applicant: 中国电子科技集团公司第二十四研究所
IPC: H03K17/00 , H03K17/693
Abstract: 本发明公开了一种T型开关结构的64选1模拟开关电路,电路主要由四个16选1模拟开关单元、构成4选1模拟开关单元的四个模拟开关单元、七个电平转换电路单元和一个译码器组成。本发明电路的工作电压为±15V,传输的模拟信号范围±10V,电路分为四组,每组由一个16选1模拟开关单元和4选1模拟开关单元中的一个传输开关单元级联而成,在内部连接点有一个开关接地,构成T型开关结构;电路的选择控制功能由两种译码器来实现,能在同一时刻只能选通64路中的任一路。本发明电路可提高开关的通断比10dB以上,降低各路通道之间的串扰10dB以上,同时,还十分有利于版图布局。本发明电路应用于数据采集系统的前端,实现对64路模拟输入的选择切换处理;还可对64路的数码信号进行分时采集,实现对多路数码的采编处理。
-
公开(公告)号:CN100561874C
公开(公告)日:2009-11-18
申请号:CN200810069219.1
申请日:2008-01-09
Applicant: 中国电子科技集团公司第二十四研究所
IPC: H03K19/0948 , H03K17/687
Abstract: 本发明公开了一种双极归零信号产生电路。它主要由两个与非门andNot1和andNot2、两个驱动电路drive1、drive2和四个开关SW1-SW4组成。本发明电路利用基于P阱的NMOS管和PMOS管构成的开关,切换接近正、负电源的信号和地电平信号;利用基于P阱的NMOS管的衬底和源极接负电源后,与PMOS管构成的电平转换驱动电路,将0~正电源之间的“0”、“1”信号转换成负电源~正电源之间的“0”、“1”信号。本发明结构新颖,电路简单合理,通过CMOS电路设计,并采用硅栅P阱CMOS工艺制造,实现了一种产生双极归零信号的电路。它可广泛应用于通信专用电路中。
-
公开(公告)号:CN101686042A
公开(公告)日:2010-03-31
申请号:CN200910103885.7
申请日:2009-05-19
Applicant: 中国电子科技集团公司第二十四研究所
IPC: H03K17/00 , H03K17/693
Abstract: 本发明公开了一种T型开关结构的64选1模拟开关电路,电路主要由四个16选1模拟开关单元、构成4选1模拟开关单元的四个模拟开关单元、七个电平转换电路单元和一个译码器组成。本发明电路的工作电压为±15V,传输的模拟信号范围±10V,电路分为四组,每组由一个16选1模拟开关单元和4选1模拟开关单元中的一个传输开关单元级联而成,在内部连接点有一个开关接地,构成T型开关结构;电路的选择控制功能由两种译码器来实现,能在同一时刻只能选通64路中的任一路。本发明电路可提高开关的通断比10dB以上,降低各路通道之间的串扰10dB以上,同时,还十分有利于版图布局。本发明电路应用于数据采集系统的前端,实现对64路模拟输入的选择切换处理;还可对64路的数码信号进行分时采集,实现对多路数码的采编处理。
-
公开(公告)号:CN100365938C
公开(公告)日:2008-01-30
申请号:CN200410006592.4
申请日:2004-03-11
Applicant: 中国电子科技集团公司第二十四研究所
IPC: H03M1/12
Abstract: 本发明涉及一种12位折叠插入结构A/D转换器,其特征在于内部的高六位A/D和低七位A/D均为折叠插入结构,采用两步转换的方法构成一个高速12位A/D转换器。内部的时序电路产生九相时钟,控制整个12位A/D正常工作;差分输入的模拟信号inP和inN分别经过采样开关和第一个跟踪保持放大器TH1,由TH1的输出同时进入高六位A/D(ADC6)和第二跟踪保持放大器TH2;模拟信号进入ADC6后,产生6位数码,进入D-触发器组和六位D/A转换器(DAC6),同时通过DAC6产生一个模拟信号与TH2出来的输入模拟信号相减,形成残差;经残差放大器放大32倍后,进入低七位A/D,并得到一个7位数码;低7位数码进入D-触发器组,与上一个进入D-触发器组的高6位数码同步,并通过校正电路进行数字校正后,经三态电路输出12位数码。
-
公开(公告)号:CN1561001A
公开(公告)日:2005-01-05
申请号:CN200410006592.4
申请日:2004-03-11
Applicant: 中国电子科技集团公司第二十四研究所
IPC: H03M1/12
Abstract: 本发明涉及一种12位折叠插入结构A/D转换器,其特征在于内部的高六位A/D和低七位A/D均为折叠插入结构,采用两步转换的方法构成一个高速12位A/D转换器。内部的时序电路产生九相时钟,控制整个12位A/D正常工作;差分输入的模拟信号inP和inN分别经过采样开关和第一个跟踪保持放大器TH1,由TH1的输出同时进入高六位A/D(ADC6)和第二跟踪保持放大器TH2;模拟信号进入ADC6后,产生6位数码,进入D-触发器组和六位D/A转换器(DAC6),同时通过DAC6产生一个模拟信号与TH2出来的输入模拟信号相减,形成残差;经残差放大器放大32倍后,进入低七位A/D,并得到一个7位数码;低7位数码进入D-触发器组,与上一个进入D-触发器组的高6位数码同步,并通过校正电路进行数字校正后,经三态电路输出12位数码。
-
公开(公告)号:CN101330291B
公开(公告)日:2010-07-14
申请号:CN200810070012.6
申请日:2008-07-22
Applicant: 中国电子科技集团公司第二十四研究所
IPC: H03M1/10
Abstract: 本发明涉及一种高精度数模转换器电阻网络的修调方法。它是通过对其中量化权重电阻阻值的修调来保证其微分和积分线性误差不大于±1/2LSB。其步骤包括:在不同控制码状态输出的足够精度测量、记录、计算、判断和控制电阻修调的循环过程,并且从低位到高位逐次、逐位修调。高一位权重电阻的修调必须以低位权重电阻网络及其组合权重电阻网络的修调完成为前提条件和必须的比值基准;高一位权重电阻代表的输出化权重电压或电流与已经修调好的低位电阻网络表示的量化电压或者电流理想设计应有的权重关系之间的误差必须小于转换器最低有效位1LSB的1/(2(n+2k-1))。本发明方法适用于具有n位R-2R电阻网络、k位并联权重电阻网络的n+k位数模和模数转换器,应用于数模、模数转换器的制作。
-
公开(公告)号:CN101330291A
公开(公告)日:2008-12-24
申请号:CN200810070012.6
申请日:2008-07-22
Applicant: 中国电子科技集团公司第二十四研究所
IPC: H03M1/10
Abstract: 本发明涉及一种高精度数模转换器电阻网络的修调方法。它是通过对其中量化权重电阻阻值的修调来保证其微分和积分线性误差不大于±1/2LSB。其步骤包括:在不同控制码状态输出的足够精度测量、记录、计算、判断和控制电阻修调的循环过程,并且从低位到高位逐次、逐位修调。高一位权重电阻的修调必须以低位权重电阻网络及其组合权重电阻网络的修调完成为前提条件和必须的比值基准;高一位权重电阻代表的输出化权重电压或电流与已经修调好的低位电阻网络表示的量化电压或者电流理想设计应有的权重关系之间的误差必须小于转换器最低有效位1LSB的1/(2(n+2k-1))。本发明方法适用于具有n位R-2R电阻网络、k位并联权重电阻网络的n+k位数模和模数转换器,应用于数模、模数转换器的制作。
-
公开(公告)号:CN101217275A
公开(公告)日:2008-07-09
申请号:CN200810069219.1
申请日:2008-01-09
Applicant: 中国电子科技集团公司第二十四研究所
IPC: H03K19/0948 , H03K17/687
Abstract: 本发明公开了一种双极归零信号产生电路。它主要由两个与非门andNot1和andNot2、两个驱动电路drive1、drive2和四个开关SW1-SW4组成。本发明电路利用基于P阱的NMOS管和PMOS管构成的开关,切换接近正、负电源的信号和地电平信号;利用基于P阱的NMOS管的衬底和源极接负电源后,与PMOS管构成的电平转换驱动电路,将0~正电源之间的“0”、“1”信号转换成负电源~正电源之间的“0”、“1”信号。本发明结构新颖,电路简单合理,通过CMOS电路设计,并采用硅栅P阱CMOS工艺制造,实现了一种产生双极归零信号的电路。它可广泛应用于通信专用电路中。
-
-
-
-
-
-
-