利用复合氧化膜的槽式隔离法

    公开(公告)号:CN1206935A

    公开(公告)日:1999-02-03

    申请号:CN97126407.4

    申请日:1997-12-30

    CPC classification number: H01L21/76232

    Abstract: 提供一种使用两种类型的氧化膜的槽式隔离法。按照本方法,用两种具有不同的应力特性的相继层叠的氧化膜的复合膜来充填半导体衬底中的槽。对槽充填复合氧化膜进行增密处理。对槽充填复合氧化膜进行平面化处理,直到露出掩模层的上表面为止。这样就在该槽中形成槽充填层。

    半导体器件的器件隔离方法

    公开(公告)号:CN1123467A

    公开(公告)日:1996-05-29

    申请号:CN95107354.0

    申请日:1995-06-08

    CPC classification number: H01L21/76205 H01L21/32

    Abstract: 一种半导体器件的器件隔离方法,包括:在半导体衬底上形成一衬垫氧化层和一氮化物层之后,将位于器件隔离区上方的氮化物层清除掉。通过局部腐蚀衬垫氧化层在氮化物层下方形成一个切口。在暴露的衬底上形成第一氧化层并在氮化物层侧壁上形成一个多晶硅分隔层之后,通过对其中已在950℃以上的温度下形成了多晶硅分隔层的所得结构进行氧化,在形成于有源区上的氮化物层下方形成一个空洞。可实现良好的单元限定和稳定的器件隔离。

    利用复合氧化膜的槽式隔离法

    公开(公告)号:CN1128472C

    公开(公告)日:2003-11-19

    申请号:CN97126407.4

    申请日:1997-12-30

    CPC classification number: H01L21/76232

    Abstract: 本发明涉及一种制造半导体器件的方法,尤其涉及一种使用两种类型的氧化膜的槽式隔离法,以便释放半导体衬底隔离区中的应力。该方法包括:在具有多个槽的集成电路衬底上形成由应力特性不同的第1和第2层叠氧化膜组成的槽充填氧化膜,该层叠的第1氧化膜充填所述槽,该层叠的第2氧化膜位于槽外面的第1氧化膜之上;对该槽充填氧化膜进行增密处理;和对该槽充填氧化膜进行平面化处理,以便在该槽区内形成槽充填层。该方法能提高半导体器件的集成度,减少槽充填氧化膜中的应力和由槽充填氧化膜施加到半导体衬底内的应力。

    半导体器件的器件隔离方法

    公开(公告)号:CN1059517C

    公开(公告)日:2000-12-13

    申请号:CN95107354.0

    申请日:1995-06-08

    CPC classification number: H01L21/76205 H01L21/32

    Abstract: 一种半导体器件的器件隔离方法,包括:在半导体衬底上形成一衬垫氧化层和一氮化物层之后,将位于器件隔离区上方的氮化物层清除掉。通过局部腐蚀衬垫氧化层在氮化物层下方形成一个切口。在暴露的衬底上形成第一氧化层并在氮化物层侧壁上形成一个多晶硅分隔层之后,通过对其中已在950℃以上的温度下形成了多晶硅分隔层的所得结构进行氧化,在形成于有源区上的氮化物层下方形成一个空洞。可实现良好的单元限定和稳定的器件隔离。

Patent Agency Ranking