电容装置、电阻装置和采用该装置的姿态测量系统

    公开(公告)号:CN101533840B

    公开(公告)日:2011-01-12

    申请号:CN200910082903.8

    申请日:2009-04-24

    Abstract: 本发明提供了一种电容装置、电阻装置和采用该装置的姿态测量系统,该电容和电阻装置基于集成电路工艺,电容装置包括:有一个或多个电容器件的集成电路,外露在集成电路的表面的一个或多个第一导电体与一个或多个电容器件的第一极板一一对应连接,形成于集成电路的表面和集成电路的封装之间的密封腔体覆盖一个或多个第一导电体和一个或多个第二导电体,互不相容的第三导电体和绝缘体位于密封腔体内。电阻装置包括:集成电路;外露在集成电路的表面的一个或多个第六导电体和一个或多个第七导电体,形成于集成电路的表面和集成电路的封装之间的密封腔体覆盖一个或多个第六导电体和一个或多个第七导电体,互不相容的第八导电体和绝缘体位于密封腔体内。

    两级放大器的共模反馈电路频率补偿方法

    公开(公告)号:CN101373956B

    公开(公告)日:2010-09-29

    申请号:CN200810222364.9

    申请日:2008-09-17

    Applicant: 清华大学

    Abstract: 本发明公开了属于模拟集成电路设计领域的一种两级放大器的共模反馈电路频率补偿方法。在两级放大器中使用一个共模反馈电路,以减少反馈电路的面积和功耗;两级放大器采用全差分输入输出结构;差分输出端用来对共模输出电平取样;其第一级放大电路存在可控偏置电路,共模反馈的控制信号通过该可控偏置电路同时控制放大器第一级和第二级共模输出电平,反馈放大器采用带有密勒补偿的两级运算放大器实现。该环路中的反馈放大器产生的左半平面零点和主放大器中的某个左半平面极点相消,从而构成了稳定的补偿环路。优点包括更少的反馈电路元件、更低的反馈电路功耗、更高的低频环路增益以及更好的补偿相位裕度。

    利用电磁波相位差的人体内视镜胶囊定位方法及其系统

    公开(公告)号:CN101803923A

    公开(公告)日:2010-08-18

    申请号:CN201010126279.X

    申请日:2010-03-15

    Applicant: 清华大学

    Abstract: 本发明公开了一种利用电磁波相位差的人体内视镜胶囊定位方法,包括步骤:S1,利用位于人体内的内视镜胶囊向外发射电磁波,所述电磁波是包含相位信息的信号;S2,在人体胸前或后背利用分布于平板内的N根天线接收该电磁波;S3,以平板内的一根天线为参考天线,该参考天线接收到的电磁波信号的相位为参考相位,根据其余N-1根天线中的i根天线到参考天线之间的直线距离,以及该i根天线各自接收到的电磁波信号的相位与所述参考相位之差,计算所述内视镜胶囊分别到参考天线和该i根天线的直线距离,从而确定出内视镜胶囊的位置,其中i为3至N-1之间的整数,N是大于3的整数。本发明的技术方案可提高定位精度、成本低、操作简单。

    进位旁路加法器
    84.
    发明公开

    公开(公告)号:CN116909515A

    公开(公告)日:2023-10-20

    申请号:CN202310659598.4

    申请日:2023-06-05

    Applicant: 清华大学

    Abstract: 本申请提供一种进位旁路加法器,包括多个级联的全加器组,每一级的全加器组包括选择器和多个级联的全加器。每个全加器包括和位输出电路和进位输出电路,和位输出电路包括第一反相器,第一反相器接收第二生成电路输出的和位输出信号的互补信号,并生成和位输出信号。进位输出电路包括第二反相器,第二反相器接第三生成电路输出的进位输出信号的互补信号,并生成进位输出信号。由于进位旁路加法器中的每个全加器包括传输管逻辑的和位输出部分以及静态互补CMOS逻辑的进位输出部分,并且和位输出部分和进位输出部分均通过采用低功耗、驱动能力强的静态互补CMOS逻辑,从而降低全加器的功耗,提高全加器的驱动能力,进而提高进位旁路加法器的性能。

    全加器
    85.
    发明公开
    全加器 审中-实审

    公开(公告)号:CN116860204A

    公开(公告)日:2023-10-10

    申请号:CN202310714340.X

    申请日:2023-06-15

    Applicant: 清华大学

    Abstract: 本申请提供一种全加器,包括:第二异或逻辑门,其中,第一传输门的第一控制端连接第一异或逻辑门的输出端,第二控制端与第一同或逻辑门的输出端、第五N型晶体管的第一端和第五P型晶体管的栅极相互连接,输入端与第五N型晶体管的栅极和第六P型晶体管的栅极相互连接,接收进位输入信号,输出端与第五P型晶体管的第二端和第五N型晶体管的第二端相互连接,输出和位输出信号;第六P型晶体管的第一端接收电源电压,第二端连接第五P型晶体管的第一端。因此第一信号为高电平信号,第二信号和进位输入信号为低电平信号时,和位输出信号由第一同或逻辑门输出的进位传播信号的互补信号以及进位输入信号电控制,提高全加器的性能。

    全加器、芯片及计算装置
    86.
    发明公开

    公开(公告)号:CN116661731A

    公开(公告)日:2023-08-29

    申请号:CN202310539075.6

    申请日:2023-05-12

    Applicant: 清华大学

    Abstract: 本发明涉及集成电路领域,提供一种全加器、芯片及计算装置,其中全加器包括:反相器,用于对第一加数端输入的第一加数信号生成反相信号并提供给第一节点;异或电路用于基于反相信号,对第一加数信号和第二加数端输入的第二加数信号进行异或计算得到进位传播信号并提供给第二节点;同或电路用于在第一加数信号为高电平且第二加数信号为低电平的情况下,若进位输入信号为低电平,在同或信号和进位输入信号的控制下利用电源信号将和位输出信号上拉,若进位输入信号为高电平,将同或信号作为和位输出信号。可以避免在第一加数信号为高电平且第二加数信号为低电平时,因第二节点处的上拉延迟导致的和位输出信号的输出性能降低的问题,提升全加器性能。

    域内信任度数据共享系统
    87.
    发明授权

    公开(公告)号:CN112564958B

    公开(公告)日:2022-02-01

    申请号:CN202011382625.0

    申请日:2020-11-30

    Applicant: 清华大学

    Abstract: 本申请提出一种域内信任度数据共享系统,涉及计算机网络技术领域,包括:通过区块链实现中心节点证书管理,然后通过中心节点管理域内通信节点证书,形成分层证书管理平台,在管理域的中心节点配置中心数据管理模块,通信节点配置本地数据管理模块;中心数据管理模块维护本管理域数据及与其余中心节点同步数据,其中,本管理域数据从通信节点按时间间隔更新,并按照节点注册顺序将通信节点数据摘要汇总为默克尔树,其余管理域数据从所在中心节点获取;通信节点按需获取本节点、本管理域内其余节点、其余管理域节点数据;通信节点增加/退出管理域时,由中心节点审核后删除该节点对应的数据内容,可提升网络和用户安全性。

    基于预处理的神经网络近似乘法器实现方法及装置

    公开(公告)号:CN113986194A

    公开(公告)日:2022-01-28

    申请号:CN202111176418.4

    申请日:2021-10-09

    Applicant: 清华大学

    Abstract: 本发明提供一种基于预处理的神经网络近似乘法器实现方法及装置,该方法包括:未知操作数输入前,确定已知操作数保留目标位数后截断的第一结果,以及截断对应的第一位移量;未知操作数输入后,确定所述未知操作数保留目标位数后截断的第二结果,以及截断对应的第二位移量;对所述第一结果和所述第二结果进行乘法运算,得到部分积;根据所述第一位移量和所述第二位移量对所述部分积进行位移,得到近似结果。该方法对已知的操作数提前进行预处理并进行储存,避免同时对多个操作数进行处理,从而可以降低乘法器单元在该处理步骤时的能耗,减小乘法器单元的设计面积,进而降低整个神经网络计算时所需要的能耗,同时减少神经网络输出结果的时间。

    域内信任度数据共享系统
    89.
    发明公开

    公开(公告)号:CN112564958A

    公开(公告)日:2021-03-26

    申请号:CN202011382625.0

    申请日:2020-11-30

    Applicant: 清华大学

    Abstract: 本申请提出一种域内信任度数据共享系统,涉及计算机网络技术领域,包括:通过区块链实现中心节点证书管理,然后通过中心节点管理域内通信节点证书,形成分层证书管理平台,在管理域的中心节点配置中心数据管理模块,通信节点配置本地数据管理模块;中心数据管理模块维护本管理域数据及与其余中心节点同步数据,其中,本管理域数据从通信节点按时间间隔更新,并按照节点注册顺序将通信节点数据摘要汇总为默克尔树,其余管理域数据从所在中心节点获取;通信节点按需获取本节点、本管理域内其余节点、其余管理域节点数据;通信节点增加/退出管理域时,由中心节点审核后删除该节点对应的数据内容,可提升网络和用户安全性。

    一种带有时序校准的发射机

    公开(公告)号:CN106776426B

    公开(公告)日:2020-10-27

    申请号:CN201611104171.4

    申请日:2016-12-05

    Applicant: 清华大学

    Abstract: 本发明涉及一种带有时序校准的发射机,用于高速串行接口,属于模拟电路设计领域。该发射机从某一中间级合路器中获取该级的输出数据和时钟信号,送入鉴相器;鉴相器对输入的数据和时钟信号进行比较并输出对应的控制电压;该控制电压经过电压/电流变换器转换成控制电流,控制位于时钟链路中的相位插值器;相位插值器根据控制电流调整其输入时钟和输出时钟之间的相位关系,调整相位后的输出时钟用于对前面所述合路器的数据进行采样;由此构成的反馈网络自动调整采样时钟的相位,保证合路器中数据和时钟的时序关系。

Patent Agency Ranking