-
公开(公告)号:CN102118169A
公开(公告)日:2011-07-06
申请号:CN201010149655.7
申请日:2010-04-19
Applicant: 复旦大学
IPC: H03M1/66
Abstract: 本发明提供一种数模转换器,它包含温度计编码器、随机时钟动态元件匹配模块及电流源阵列。其中,温度计编码器,用于将输入的数字信号码流转换成温度计码;电流源阵列,用于输出模拟信号;随机时钟动态元件匹配模块,与所述温度计编码器及电流源阵列相连,随机时钟动态元件匹配模块具有产生随机时钟信号的随机时钟和传输温度计码的电流源通道阵列,随机时钟动态元件匹配模块依据随机时钟信号轮换温度计码在电流源通道阵列的排列位置并依据该排列位置输出温度计码控制信号到电流源阵列。本发明通过随机时钟DEM模块,引入一个随机时钟,避免大量使用随机化模块,达到减少电路实现的硬件开销成本和提高数模转换效率的效果。
-
公开(公告)号:CN102025373A
公开(公告)日:2011-04-20
申请号:CN200910195739.1
申请日:2009-09-16
Applicant: 复旦大学
Abstract: 本发明公开了一种应用于高速、高精度流水线型模数转换器的数字后台校准电路。数字后台校准电路包含伪随机数产生器、加入校准功能的流水线级以及数字后台校准引擎。在传统的流水线型模数转换器结构的基础上,本发明的电路修改了第一、二级流水线级电路以实现随机信号的注入,并利用数字后台校准引擎对随机信号进行相关以实现误差信息的实时提取和补偿,从而解决传统流水线型模数转换器电容失配、运放增益有限性等非理性因素对模数转换器转换精度的影响。采用本发明技术能够降低模拟电路的设计难度并保证系统的性能,同时由于算法简单,实现的复杂度低,从而可以有效地减少芯片面积、降低系统功耗,尤其适用于高速系统的运用。
-
公开(公告)号:CN102006079A
公开(公告)日:2011-04-06
申请号:CN201010599545.0
申请日:2010-12-22
Applicant: 复旦大学
IPC: H03M1/66
Abstract: 本发明属于微电子技术领域,具体为一种数模转换器结构。它包含温度计编码器、电流源阵列、电流源分流结构以及相应的数字校准模块等。其中,温度计编码器,用于将输入的数字信号码流转换成温度计码;电流源阵列,用于输出模拟信号;电流源分流结构将一个高位的电流源通过分流结构形成低位的电流源;数字校准模块包括比较器、开关阵列以及电流源补偿电路。数字校准电路是在随机时钟控制下进行工作,对高位电流源以及电流源分流结构进行校准。本发明采用电流源分流结构以及相应的数字校准电路,可减少电路实现的面积成本,提高数模转换精度。
-
公开(公告)号:CN102006073A
公开(公告)日:2011-04-06
申请号:CN201010605325.4
申请日:2010-12-24
Applicant: 复旦大学
Abstract: 本发明属于模数转换器技术领域,具体涉及一种多通道模数转换器及模数转换器的校准系统。该多通道模数转换器至少包含第一通道子模数转换器及第二通道子模数转换器,数字后台校准电路具有低通滤波器、乘法器、减法器、累加器、自适应延时步长计算器和可编程延时控制单元。且自适应延时步长计算器通过累加器与可编程延时控制单元相连,通过可编程延时单元完成对子通道模数转换器的采样时间误差的补偿。本发明通过数字后台校准电路内的自适应延时步长计算器、累加器和可编程延时控制单元对其它通道子模数转换器输出的模数转换结果进行校准,从而达到消除采样时间误差的效果,提高多通道模数转换器的分辨率。
-
公开(公告)号:CN101902242A
公开(公告)日:2010-12-01
申请号:CN201010225539.9
申请日:2010-07-14
Applicant: 复旦大学
Abstract: 本发明属于射频无线接收机集成电路技术领域,具体为一种应用于超宽带系统的单端输入差分输出的射频前端电路。它由低噪声放大器(LNA)和正交混频器(Mixer)组成。其中低噪声放大器采用单端输入差分输出结构,由两级构成,以适用于超宽带系统所要求的较大的输入信号范围;正交混频器由I、Q两路构成,且两路公用输入放大管,同时该混频器采用电流注入技术,并且将电流注入管作为输入放大管的一部分以提高混频器性能。LNA和Mixer之间通过一个单位增益缓冲器连接,以减小Mixer较大的输入电容对LNA负载的影响。本发明结构简单,增益可变,功耗低,使用频带宽,且芯片面积小,减少片外元件的使用,便于实现单芯片集成。
-
-
公开(公告)号:CN100574112C
公开(公告)日:2009-12-23
申请号:CN200510111069.2
申请日:2005-12-01
Applicant: 复旦大学
Abstract: 本发明属集成电路技术领域,具体为一种可抑制比较器失调影响的流水线结构模数转换器。它由采样保持电路、九级流水线模块、末级比较器、数据延迟对齐电路和数字校正电路经电路连接构成。其中,各级流水线模块结构相同,均由余量增益电路、子模数转换器和子数模转换器组成;余量增益电路采用逐级递减原则按比例设计。末级比较器用于校正第9级流水线模块中比较器失调引起的误差。这样,9级子模数转换器和一个比较器共输出19位数据,经过数据延迟对齐电路后得19位同步数据,再经过数字校正电路后得到最后10位量化数据输出。本发明大大提高了模数转换器性能的稳定性。
-
-
公开(公告)号:CN101217288A
公开(公告)日:2008-07-09
申请号:CN200710173293.3
申请日:2007-12-27
Applicant: 复旦大学
Abstract: 本发明属于超宽带技术领域,具体是一种虚拟导频辅助信道估计方法。本发明设计了虚拟导频辅助的信道估计器,对接收到的序列信号经过一定处理后,运用一个32点FFT和LS或LMMSE运算得到某些子载波位置的频域响应值,然后通过线性插值,得到所有子载波位置的频域响应值。本发明可适用于多带正交频分复用超宽带系统。由于采用了新的信道估计算法,信道估计器的复杂度大大降低,能有效地抵抗多径信道带来的符号间干扰,并且能够适用于不同的UWB信道。
-
公开(公告)号:CN1859010A
公开(公告)日:2006-11-08
申请号:CN200610027436.5
申请日:2006-06-08
Applicant: 复旦大学
Abstract: 本发明属集成电路技术领域,具体为一种3级折叠内插结构的模数转换器。该模数转换器由参考电阻串、预放大和采样保持电路、粗模数转换器、输出同步、折叠内插电路、比较器、解码译码经电路连接构成,其中,折叠内插电路采用3级结构,它由折叠电路、电流内插电路和电压内插电路组成,折叠内插电路包含Nfold个折叠单元,每个折叠单元由放大电路和输出电路组成。本发明可大规模地降低模数转换器整体功耗。
-
-
-
-
-
-
-
-
-