-
公开(公告)号:CN1859010A
公开(公告)日:2006-11-08
申请号:CN200610027436.5
申请日:2006-06-08
Applicant: 复旦大学
Abstract: 本发明属集成电路技术领域,具体为一种3级折叠内插结构的模数转换器。该模数转换器由参考电阻串、预放大和采样保持电路、粗模数转换器、输出同步、折叠内插电路、比较器、解码译码经电路连接构成,其中,折叠内插电路采用3级结构,它由折叠电路、电流内插电路和电压内插电路组成,折叠内插电路包含Nfold个折叠单元,每个折叠单元由放大电路和输出电路组成。本发明可大规模地降低模数转换器整体功耗。
-
公开(公告)号:CN1561000A
公开(公告)日:2005-01-05
申请号:CN200410016673.2
申请日:2004-03-02
Applicant: 复旦大学
Abstract: 本发明为一种可抑制输入共模漂移的流水线结构模数转换器。它由输入采样保持电路、6级余量增益流水线、7个子模数转换器、6个子数模转换器、流水线输出同步电路和数字校正电路经电路连接构成。其中,采样保持电路采用栅压自举的开关技术和独立的内部输入输出共模电压结构,放在整个流水线的最前端;7个子模数转换器共产生14位的数据输出经过同步电路后,再经数字校正电路,得到最后8位量化数字输出。本模数转换器能有效抑制输入信号的直流飘移,从而降低了对输入共模信号的严格要求,减少了系统的设计难度。
-
公开(公告)号:CN100521545C
公开(公告)日:2009-07-29
申请号:CN200610027436.5
申请日:2006-06-08
Applicant: 复旦大学
Abstract: 本发明属集成电路技术领域,具体为一种3级折叠内插结构的模数转换器。该模数转换器由参考电阻串、预放大和采样保持电路、粗模数转换器、输出同步、折叠内插电路、比较器、解码译码经电路连接构成,其中,折叠内插电路采用3级结构,它由折叠电路、电流内插电路和电压内插电路组成,折叠内插电路包含Nfold个折叠单元,每个折叠单元由放大电路和输出电路组成。本发明可大规模地降低模数转换器整体功耗。
-
公开(公告)号:CN1777036A
公开(公告)日:2006-05-24
申请号:CN200510111061.6
申请日:2005-12-01
Applicant: 复旦大学
IPC: H03M1/12
Abstract: 本发明属集成电路技术领域,具体为一种用于高速低功耗折叠结构模数转换器的混合二层折叠电路。该电路由放大电路和输出电路组成,其中,放大电路包含M个相同的二层放大单元,这些放大单元对3×M对差分输入电压进行放大,这些差分输入由折叠式转换器中的预放大和采样保持单元的输出提供;输出电路由2个电阻组成。本发明电路与传统的折叠电路相比,所需电源的个数大大减少;同时由于接到输出节点的差分输入晶体管数目减少,输出节点寄生栅漏电容大大降低。
-
公开(公告)号:CN1561000B
公开(公告)日:2010-05-05
申请号:CN200410016673.2
申请日:2004-03-02
Applicant: 复旦大学
Abstract: 本发明为一种可抑制输入共模漂移的流水线结构模数转换器。它由输入采样保持电路、6级余量增益流水线、7个子模数转换器、6个子数模转换器、流水线输出同步电路和数字校正电路经电路连接构成。其中,采样保持电路采用栅压自举的开关技术和独立的内部输入输出共模电压结构,放在整个流水线的最前端;7个子模数转换器共产生14位的数据输出经过同步电路后,再经数字校正电路,得到最后8位量化数字输出。本模数转换器能有效抑制输入信号的直流飘移,从而降低了对输入共模信号的严格要求,减少了系统的设计难度。
-
公开(公告)号:CN101217282A
公开(公告)日:2008-07-09
申请号:CN200810032574.1
申请日:2008-01-11
Applicant: 复旦大学
Abstract: 本发明属于集成电路技术领域,具体为一种采用混合型二层折叠电路模数转换器。它由单一采样保持电路、参考电阻串、预放大、电阻失调平均和2次内插电路、粗模数转换器、折叠电路、电阻8次内插电路、比较器、编码电路等构成,其中折叠电路由放大电路和输出电路组成,并对放大电路进行了高速低功耗的改进。该放大电路包含有M个相同的二层放大单元,对3×M对差分输入电压进行放大。本发明中,电路的功耗大大降低,速度也得到提高。
-
-
-
-
-