一种分裂式流水线-逐次逼近型模数转换器

    公开(公告)号:CN114172516A

    公开(公告)日:2022-03-11

    申请号:CN202111329120.2

    申请日:2021-11-10

    Applicant: 复旦大学

    Abstract: 本发明公开了一种分裂式流水线‑逐次逼近型模数转换器。本发明模数转换器电路由粗糙型逐次逼近模数转换器、编码器、数字校准模块和两个对称的半通道组成;每个半通道电路包括第一级精细型逐次逼近型模数转换器、动态放大器、第二级逐次逼近型模数转换器;粗糙型模数转换器采样输入信号,经过第一级转换器量化产生输出码值;编码器对输出进行编码,并控制两个半通道的第一级转换器的电容阵列翻转;产生第一级余量经动态放大器放大,并被第二级转换器采样,产生各自的第二级输出数字码值;前后两级以流水线方式工作;两个半通道第一、第二级的输出经过数字校准模块,得到整个ADC的输出。本发明功耗低、效率高,硬件开销小。

    一种采用失调平均和内插共享电阻网络的折叠内插模数转换器

    公开(公告)号:CN104333384B

    公开(公告)日:2017-04-12

    申请号:CN201410638509.9

    申请日:2014-11-13

    Applicant: 复旦大学

    Abstract: 本发明属集成电路技术领域,具体为一种采用失调平均和内插共享电阻网络的折叠内插模数转换器。本发明的折叠内插模数转换器由单一T/H电路、参考电阻串、预放大电路阵列、失调平均与内插共享电阻网络(内插系数为I)、折叠系数为F的折叠电路(1‑N级)、比较器阵列、数字编码电路和二进制数字码输出驱动模块构成。其中,内插采用无源电阻方式,将无源内插电阻和失调平均电阻共享融合。本发明消除了失调平均电阻和无源内插电阻级联时,无源内插电阻对失调平均电阻的影响;省略传统结构中的其它独立内插电路模块,降低功耗;有利于折叠内插信号路径中级联带宽的设计,使得系统更易于实现高带宽设计。

    一种高速高精度大范围低功耗动态比较器失调校正方法

    公开(公告)号:CN102843136B

    公开(公告)日:2015-10-28

    申请号:CN201210340905.4

    申请日:2012-09-15

    Applicant: 复旦大学

    Abstract: 本发明属集成电路技术领域,具体为一种高速高精度的动态比较器失调电压校正方法。比较器是模数转换器的核心部件,本发明提出一种全新的实时校正方法,利用MOS管工作在反型层时的可变电容的电容值随调节电压线性连续可变的特点,对比较器输出端的负载电容进行精确的微调,最终达到当比较器的差分输入为零时,因为比较器的器件失配产生的失调电压和比较器输出负载电容微调产生的影响相互抵消,从而达到校正比较器失调电压的目的。本发明能够有效的将比较器的1sigma失调电压缩小三百倍,从典型值29.4mV缩小到66μV。

    一种带冗余位单级折叠内插流水线型模数转换器

    公开(公告)号:CN104348486A

    公开(公告)日:2015-02-11

    申请号:CN201410638369.5

    申请日:2014-11-13

    Applicant: 复旦大学

    Abstract: 本发明属集成电路技术领域,具体为一种带冗余位单级折叠内插流水线模数转换器。该模数转换器由单一跟踪保持栅压自举开关、参考电压电阻串、M级(N+0.5)bits量化的折叠内插子模数转换器、数字编码电路和二进制数字码输出驱动电路模块构成;(N+0.5)bits量化的折叠内插子模数转换器由:预放大器阵列、折叠器阵列、失调平均和内插共享电阻网络、比较器阵列和有效信号路径选择开关构成。该(N×M)bits流水线结构将硬件开销与设计精度之间的指数关系简化为线性关系,同时摒除了传统流水线结构中存在的一些非线性因素,提高了模数转换器的采样速度,降低了模数转换器的功耗,有利于单通道超高速高能效模数转换器的实现。

    一种立体包裹式金属-氧化层-金属电容

    公开(公告)号:CN104201170A

    公开(公告)日:2014-12-10

    申请号:CN201410386049.5

    申请日:2014-08-07

    Applicant: 复旦大学

    Abstract: 本发明属于集成电路技术领域,具体涉及一种立体包裹式金属-氧化层-金属电容。其内层极板由多层金属工艺作为第一金属层堆叠组成,外层极板也由多层金属工艺作为第二、三金属层堆叠组成。该结构的第一金属层被第二、三金属层以一种三维立体式的方式包裹覆盖,由两者之间的空隙由氧化层填充,形成该电容的有效电介质。该电容在有效缩小晶片面积的同时,能够达到满足千分之一的无源器件匹配精度要求,大小可以控制在1f法拉第以上。

    一种逐位逼近型模数转换器的电容非线性校准电路及方法

    公开(公告)号:CN104168020A

    公开(公告)日:2014-11-26

    申请号:CN201410408302.2

    申请日:2014-08-19

    Applicant: 复旦大学

    Abstract: 本发明属于模数转换器技术领域,具体为一种逐位逼近型模数转换器的电容非线性校准电路及方法。电路结构包括一数模转换器,时钟控制电路,校正逻辑控制电路,误差测量及存储电路,加法器逻辑,比较器以及逐位逼近型模数转换器逻辑电路。该方法步骤为:校准逻辑控制电路开启,模数转换器进行误差测量,误差测量及存储电路分别计算各位电容的误差系数并存储;待误差系数都存储完毕,校准逻辑控制电路关闭,模数转换器通过加法器将输出码与误差系数相加得到最终校准输出码。本发明适用于高精度低功耗逐位逼近型模数转换器,主要优势在于不增加额外模拟电路的情况下校准电容阵列中由于寄生电容及电容阵列失配引起的非线性误差,硬件及功耗代价小。

    双采样积分器
    7.
    发明授权

    公开(公告)号:CN101625718B

    公开(公告)日:2012-11-28

    申请号:CN200910053468.6

    申请日:2009-06-19

    Applicant: 复旦大学

    Abstract: 本发明涉及一种应用于Sigma-Delta调制器的双采样积分器,属于微电子技术领域;它由16只两相不交叠时钟开关、4个采样电容、2个积分电容和1个运算放大器OTA组成。在原有积分器结构的基础上,该电路增加一路采样电路,使两路采样电路在两相不交叠的时钟开关控制下交替工作,从而提高采样率。在性能要求一定时,该电路能降低对OTA的要求,从而有效实现低功耗。在低功耗的应用中,该电路能取得高效率的工作效果。

    从背景图片中对手写体字符进行分割的方法

    公开(公告)号:CN102663388A

    公开(公告)日:2012-09-12

    申请号:CN201210083443.2

    申请日:2012-03-27

    Applicant: 复旦大学

    Abstract: 本发明属模式识别技术领域,具体为从背景图片中对手写体字符进行分割的方法。本发明先进行文字、背景分离预处理,即通过对背景图片与合成图片的对比进行分离,并产生仅含所写字符的图片文件,建立图片文件采用图像句柄的方式。在分离时,首先为背景图片开辟一块独立的存储空间,在动态书写的过程中为合成的位图开辟另一块独立的存储空间,在书写过程完成之后将先后开辟的两块存储空间中的图像信息进行比对,将二者的差异归结为字符信息。对手写体字符进行分割时,以行列嵌套扫描结合动态阈值设定的方式来分别确定目标图像的边界信息,然后进行单个字符的分割。本发明的手写体字符的任意行分割方法,可满足特定人群的需求。

    多能量注入锁定的高功率输出旋转行波振荡器

    公开(公告)号:CN102624366A

    公开(公告)日:2012-08-01

    申请号:CN201210107815.0

    申请日:2012-04-13

    Applicant: 复旦大学

    Abstract: 本发明属于毫米波集成电路技术领域,具体是一种多能量注入锁定的旋转行波振荡器。该电路主要由旋转行波振荡器,负阻网络,电压控制的变容器,电压控制的相移器,谐波生成电路组成。在集成电路中随着信号频率的升高特别是频率在毫米波波或亚毫米波范围,电容器件和电感器件的寄生电阻都很大,简单的电容电感振荡器很难实现高调谐范围和大的功率的输出。本发明采用一个压控旋转行波振荡器产生基频信号,在振荡器不同位置耦合谐波产生电路。其产生的高次谐波信号注入到另一个旋转行波振荡器中,从而实现频率更高的振荡。本发明通过多个能量的注入和选择合适的注入信号的相位,提高注入锁定的范围。

    数模转换器
    10.
    发明授权

    公开(公告)号:CN102006079B

    公开(公告)日:2012-07-04

    申请号:CN201010599545.0

    申请日:2010-12-22

    Applicant: 复旦大学

    Abstract: 本发明属于微电子技术领域,具体为一种数模转换器结构。它包含温度计编码器、电流源阵列、电流源分流结构以及相应的数字校准模块等。其中,温度计编码器,用于将输入的数字信号码流转换成温度计码;电流源阵列,用于输出模拟信号;电流源分流结构将一个高位的电流源通过分流结构形成低位的电流源;数字校准模块包括比较器、开关阵列以及电流源补偿电路。数字校准电路是在随机时钟控制下进行工作,对高位电流源以及电流源分流结构进行校准。本发明采用电流源分流结构以及相应的数字校准电路,可减少电路实现的面积成本,提高数模转换精度。

Patent Agency Ranking