一种具有匹配查询索引结构的存储空间访问方法及系统

    公开(公告)号:CN111651400A

    公开(公告)日:2020-09-11

    申请号:CN202010478887.0

    申请日:2020-05-29

    Abstract: 本发明公开了一种具有匹配查询索引结构的存储空间访问方法及系统,包括:发起读写访问请求,所述访问请求包括请求编号和访问信号;根据所述访问编号,查询寄存器组中与所述访问编号相匹配的编号所对应的寄存器,并获取该寄存器中存储的匹配编号;根据获取的所述匹配编号,索引到所述匹配编号对应的索引寄存器,获取所述索引寄存器中存储的索引号,根据获取的所述索引号提取存储空间中与所述索引号对应的头域的偏移地址;根据提取的所述偏移地址和所述访问信号生成用于读写访问存储空间所需的控制信号;根据所述控制信号读写访问所述存储空间。本发明可精简主设备的访问接口,快速实现对目的空间的访问。

    一种异步fifo实现电路
    32.
    发明公开

    公开(公告)号:CN108829373A

    公开(公告)日:2018-11-16

    申请号:CN201810533118.9

    申请日:2018-05-25

    Abstract: 本发明一种异步fifo实现电路,包括fifo控制模块,以及基于异步时钟clk1和clk2设置的基于clk1的同步fifo1和基于clk2的同步fifo2;同步fifo1和同步fifo2中的数据宽度相同;fifo控制模块包括与基于clk1的同步fifo1交互的fifo1状态控制模块,与基于clk2的同步fifo2交互的fifo2状态控制模块,以及跨时钟域脉冲转换模块;fifo1状态控制模块和fifo2状态控制模块用于根据电路的输入信号分别对同步fifo1和同步fifo2进行状态控制;状态控制包括IDLE态、WR态和RD态;跨时钟域脉冲转换模块用于clk1时钟域和clk2时钟域之间脉冲信号的转换。

    一种支持上注的容错存储器控制器

    公开(公告)号:CN108763148A

    公开(公告)日:2018-11-06

    申请号:CN201810549646.3

    申请日:2018-05-31

    CPC classification number: G06F15/7807 G06F15/7817

    Abstract: 本发明提供一种支持上注的容错存储器控制器,基于EDAC纠检错算法,将PROM和SRAM的统一控制模式分解为数据域和校验域的独立控制模式,从而构建了支持星载微处理器程序运行和校验元上注并行执行的模式。通过采用纠检错设计结构与可独立控制的配置寄存器相结合的策略,实现了空间程序的上注,在微处理器的存储器控制器中集成了用于纠检错的EDAC编码器和解码器,采用独立控制的编程模式,本发明具有显著的可扩展性,其不局限于片外存储器的类型、容量、数量,可以扩展编程配置寄存器而支持更多数量的外接存储器,具有良好的可移植性和可复用性,构成了可复用的IP,用于SoC系统快速设计。

Patent Agency Ranking