半导体装置
    31.
    发明公开

    公开(公告)号:CN103325827A

    公开(公告)日:2013-09-25

    申请号:CN201210313334.5

    申请日:2012-08-29

    Abstract: 提供能够减少导通电阻且保持高耐压的半导体装置。半导体装置具备:半导体基板;和多个栅电极,包括在与半导体基板平行的面内沿第一方向延伸的部分。半导体基板具有:第一导电型的第一半导体层;第二半导体层,设置在第一半导体层上,包括在与半导体基板平行的面内沿着相对于第一方向和与第一方向正交的第二方向交叉的第三方向延伸、并且相互邻接地交替配置的多个第一导电型的第一柱及第二导电型的第二柱;第二导电型的第三半导体层,设置在第二半导体层上的包含栅电极的正下方区域间的区域,从上方观察时其边缘位于栅电极正下方区域;和第一导电型的第四半导体层,设置在第三半导体层的正上方区域内,从上方观察时其边缘位于栅电极正下方区域。

    半导体装置
    33.
    发明公开

    公开(公告)号:CN102339861A

    公开(公告)日:2012-02-01

    申请号:CN201110113071.9

    申请日:2011-03-18

    Abstract: 本发明的实施方式的半导体装置具备:第一导电型的第一半导体层;第一导电型的第二半导体层和第二导电型的第三半导体层,在大致平行于上述第一半导体层主面的方向上交替地设置在上述第一半导体层之上;第二导电型的第四半导体层,设置在上述第二半导体层和上述第三半导体层之上;第一导电型的第五半导体层,选择性地设置在上述第四半导体层的表面上;控制电极,隔着绝缘膜设置在从上述第五半导体层表面贯通上述第四半导体层地与上述第二半导体层相连的槽内;第一主电极,与上述第一半导体层连接;第二主电极,与上述第四半导体层和上述第五半导体层连接;和第一导电型的第六半导体层,设置在上述第四半导体层与第二半导体层之间。上述第六半导体层的杂质浓度高于上述第二半导体层的杂质浓度。

    半导体装置
    34.
    发明公开

    公开(公告)号:CN102194858A

    公开(公告)日:2011-09-21

    申请号:CN201110050910.7

    申请日:2011-03-03

    CPC classification number: H01L27/07 H01L29/72

    Abstract: 本实施方式的半导体装置包括:第一导电型的第一半导体区域;第一导电型的第二半导体区域,形成在所述第一半导体区域的一主面上;第一主电极,形成在所述第一半导体区域的成为所述一主面相反侧的另一主面侧;第二导电型的第三半导体区域,选择性地形成在所述第二半导体区域的成为所述第一半导体区域相反侧的主面;第二主电极,以与所述第三半导体区域接合的方式形成;及第二导电型的多个埋入半导体区域,设置在所述第二半导体区域中成为在所述第一主电极与所述第二主电极之间形成着主电流路径的元件区域的外侧的终端区域。所述埋入半导体区域从所述元件区域越向外侧而离所述第二半导体区域的形成着所述第三半导体区域的主面越远。

    半导体器件及其制造方法
    36.
    发明公开

    公开(公告)号:CN1763974A

    公开(公告)日:2006-04-26

    申请号:CN200510114058.X

    申请日:2005-10-18

    Abstract: 一种半导体器件,包括第1导电型的半导体衬底;形成于半导体衬底上的第1导电型的半导体区域;栅电极,其至少一部分位于选择地形成于半导体区域的一部分中的沟槽内,而且其延长的上端部分经台阶部分形成为宽幅;栅极绝缘膜,沿沟槽的壁面,形成于与栅电极之间;第2导电型基层,设置成在半导体区域上隔着所述栅极绝缘膜包围除沟槽底部以外的侧壁;第1导电型源区,邻接于栅极绝缘膜,形成于基层的上面附近的沟槽的外侧;和绝缘膜,形成于栅电极的从沟槽延伸后经台阶部分宽度形成为比沟槽内的宽度宽的上端部分的下面与源区的上面之间的至少一部分,而且其膜厚比沟槽内的栅极绝缘膜的膜厚厚。

    半导体装置
    37.
    发明公开

    公开(公告)号:CN105990438A

    公开(公告)日:2016-10-05

    申请号:CN201510553436.8

    申请日:2015-09-02

    Abstract: 实施方式的半导体装置具有第一导电型的第一半导体层、第二导电型的多个第二半导体区域、第二导电型的第三半导体区域、第一导电型的第四半导体区域、栅极电极、绝缘层、以及第一电极。第一半导体层具有多个第一半导体区域。各个第二半导体区域设置在第一半导体区域彼此之间。第三半导体区域设置在第二半导体区域上。第四半导体区域设置在第三半导体区域上。绝缘层设置在栅极电极与第三半导体区域之间。第一电极具有第一部分与第二部分。第一部分连接于第一半导体区域。第二部分相对于第一部分设置在第四半导体区域侧。第一电极设置在第一半导体区域上及第二半导体区域上。第一电极设置在第四半导体区域的周围。

    半导体装置
    38.
    发明公开

    公开(公告)号:CN105990435A

    公开(公告)日:2016-10-05

    申请号:CN201510100342.5

    申请日:2015-03-06

    Abstract: 本发明的实施方式提供一种能够降低终端区域中的半导体区域表面的电场的半导体装置。实施方式的半导体装置具有第一导电型的第一半导体区域、第二导电型的第二半导体区域、元件区域、及终端区域。第二半导体区域设置在第一半导体区域内。元件区域具有第二导电型的第三半导体区域、第一导电型的第四半导体区域、及栅极电极。栅极电极隔着栅极绝缘层而与第三半导体区域及第四半导体区域相邻。终端区域具有第一电极。终端区域包围元件区域。第一电极具有在第一方向延伸的第一部分、及在第二方向延伸的第二部分。第一电极在第一半导体区域上及第二半导体区域上设置着多个。在第二方向相邻的第一部分的间隔比在第一方向相邻的第二部分的间隔窄。

    半导体装置
    39.
    发明授权

    公开(公告)号:CN103325827B

    公开(公告)日:2016-02-17

    申请号:CN201210313334.5

    申请日:2012-08-29

    Abstract: 提供能够减少导通电阻且保持高耐压的半导体装置。半导体装置具备:半导体基板;和多个栅电极,包括在与半导体基板平行的面内沿第一方向延伸的部分。半导体基板具有:第一导电型的第一半导体层;第二半导体层,设置在第一半导体层上,包括在与半导体基板平行的面内沿着相对于第一方向和与第一方向正交的第二方向交叉的第三方向延伸、并且相互邻接地交替配置的多个第一导电型的第一柱及第二导电型的第二柱;第二导电型的第三半导体层,设置在第二半导体层上的包含栅电极的正下方区域间的区域,从上方观察时其边缘位于栅电极正下方区域;和第一导电型的第四半导体层,设置在第三半导体层的正上方区域内,从上方观察时其边缘位于栅电极正下方区域。

Patent Agency Ranking