-
公开(公告)号:CN102611457B
公开(公告)日:2014-07-02
申请号:CN201210051792.6
申请日:2012-02-29
Applicant: 西安空间无线电技术研究所
IPC: H03M13/00
Abstract: 本发明公开了一种多维TCM译码器包括:控制模块、同步检测模块、分支度量模块、辅助网格模块、ACS模块、回溯模块和差分模块。其中,同步检测模块分别由辅助网格模块产生的硬判决码字、ACS模块产生的路径度量归一化信号和回溯模块产生的译码码字,并对路径度量归一化信号进行计数,当计数值达到计数门限N时,如果译码码字与硬判决码字之差小于阈值门限M,则产生数据同步信号并输出到控制模块;否则产生数据失步信号并输出到控制模块。控制模块当接收到数据同步信号或数据失步信号时,对输入的同步译码数据进行排序后输出或对失步的译码数据通过延时同步后排序输出。本发明可利用译码器的中间结果实现对输入译码数据的盲同步,且不造成对译码器性能的损失。
-
公开(公告)号:CN103220003A
公开(公告)日:2013-07-24
申请号:CN201310108666.4
申请日:2013-03-29
Applicant: 西安空间无线电技术研究所
IPC: H03M13/11
Abstract: 本发明涉及提高节点处理并行度的QC-LDPC译码器的实现方法,译码器包括变量节点信息更新单元VNU,变量节点信息打包单元VP,校验节点信息更新单元CNU,校验节点信息打包单元CP,校验方程计算单元PCU,存储位宽均为(Qh)bits的存储块RAM_f和RAM_m,存储位宽为hbits的存储块RAM_c,本方法采用节点信息打包单元可以有效地实现存储器批量数据的同时读入和写出,解决存储器访问冲突问题。通过增加存储器每个地址单元中存储的数据个数,可以提高LDPC译码器处理单元的并行度,本发明QC-LDPC译码器的实现方法具有吞吐量高,硬件资源少,设计复杂性低等特点。
-
公开(公告)号:CN119583264A
公开(公告)日:2025-03-07
申请号:CN202411807130.6
申请日:2024-12-10
Applicant: 西安空间无线电技术研究所
IPC: H04L25/02
Abstract: 一种基于DNN的OTFS时频域态势感知与信道估计方法,将无线通信过程中的频域选择性衰落信道建模为自回归过程,进而将该估计问题转化为自回归系数估计过程,通过对信道冲激响应函数进行离散化采样、DFT变换、特征矩阵表征、信道先验信息产生等过程获取训练数据,完成对训练数据的预处理过程,并设计一个基于数据和模型驱动的神经网络,通过大量先验信道数据对神经网络进行训练,利用离线训练和在线估计求解该网络最小均方误差下的最优频域相关参数估计,进而得到相应的信道响应,该算法能够在相同信噪比条件下,实现更低的误码率和复杂度。
-
公开(公告)号:CN118432734A
公开(公告)日:2024-08-02
申请号:CN202410435728.0
申请日:2024-04-11
Applicant: 西安空间无线电技术研究所
IPC: H04B15/00 , H04B17/345 , H04B17/336 , G06N3/092
Abstract: 本发明公开一种抗干扰智能决策系统,该方法能够有效躲避干扰信号,实现无先验条件下的通信决策过程。该方法利用强化学习模型,通过增加动态调节因子,在每个时间回合,网络模型根据当前状态和决策结果选择一个动作。然后接收到环境反馈的奖励或惩罚,将收集到的系统状态、动作和奖励函数放入经验回放单元,利用这些经验估计值进行策略更新。该方法可自适应的学习和优化决策策略,加速算法收敛效率,提高决策成功率。算法能在复杂环境和动态变化的干扰状态下,依然进行有效学习。
-
公开(公告)号:CN117176230A
公开(公告)日:2023-12-05
申请号:CN202310989408.5
申请日:2023-08-07
Applicant: 西安空间无线电技术研究所
Abstract: 本发明涉及一种星地协同的数据安全传输方法,属于安全通信技术领域;服务站首先获取地面终端周边的电磁环境,标记每个电磁信号的特征参数,并据此计算每个电磁信号的载体适合度;然后卫星将要发送的信息按照优先级划分;最后,不同优先级的待发送信息匹配不同载体适合度的电磁信号,完成信息的传输;本发明的星地协同数据安全传输方法,通过基于信息优先级划分的隐蔽传输,降低星地链路通信的可检测性,提高了隐蔽传输的鲁棒性,为提升卫星数据传输的安全性提供了一种解决思路。
-
公开(公告)号:CN114911748A
公开(公告)日:2022-08-16
申请号:CN202210424514.4
申请日:2022-04-21
Applicant: 西安空间无线电技术研究所
Abstract: 本发明一种基于存储器冗余的SRAM型FPGA配置系统,包括多个可读写存储器、高可靠逻辑器件和SRAM型FPGA。本发明使用基于存储器的冗余方案,达到了对SRAM型FPGA配置数据包的器件级冗余存储,避免了存储器器件失效和空间粒子效应等异常状况导致的SRAM型FPGA配置数据包错误。同时,结合控制总线的各类控制指令,实现了配置刷新、回读校验和程序上注的功能,在增强空间环境下可靠性的同时,丰富了功能和工作模式,提升系统的灵活性。
-
公开(公告)号:CN104320201A
公开(公告)日:2015-01-28
申请号:CN201410490978.0
申请日:2014-09-23
Applicant: 西安空间无线电技术研究所
IPC: H04B10/61
Abstract: 本发明涉及一种空间相干光通信高动态载波捕获跟踪环路,该载波捕获跟踪环路包括双锁频环路和锁相环路,采用双锁频环路将CPAFC跟踪算法与ODAFC跟踪算法有效相结合,进行频率捕获跟踪处理,其中CPAFC跟踪算法可以对渐变频偏进行捕获跟踪,ODAFC跟踪算法可以进行较大频偏的粗捕获,并根据锁定状态控制两个锁频环路的工作状态,在稳定锁定状态下,只采用CPAFC跟踪算法对渐变频率进行捕获跟踪,在失锁状态和进入失锁状态时,采用两个锁频环路共同进行频率捕获跟踪,可以实现较大频偏范围的捕获跟踪,本发明结合了两种算法的优点可以实现满足不同工作阶段载波捕获跟踪处理的需求,实现高动态条件下的载波稳定捕获跟踪。
-
公开(公告)号:CN102594368B
公开(公告)日:2014-04-02
申请号:CN201210051781.8
申请日:2012-02-29
Applicant: 西安空间无线电技术研究所
IPC: H03M13/11
Abstract: 本发明公开了一种最大迭代次数可变的LDPC译码方法和译码器,本发明根据对前一帧数据进行迭代译码的时间确定对当前帧数据可分配的最大迭代译码时间,并在分配的最大迭代译码时间内或最大迭代译码时间到时输出当前帧的译码结果数据。采用本发明可以在不改变硬件资源的前提下,实现了最大迭代次数的可变性,并保证了译码操作的实时性。
-
公开(公告)号:CN103220122A
公开(公告)日:2013-07-24
申请号:CN201310108510.6
申请日:2013-03-29
Applicant: 西安空间无线电技术研究所
Abstract: 本发明涉及一种可变参数高速并行帧同步器,相关检测模块接收数据组合模块组合出的P种组合数据和帧头参数,按照帧头参数要求对P种组合数据分别进行相关检测运算得到P个峰值脉冲,输出给帧头位置指示模块,并根据容错参数指示出P个帧头位置信号,输出给前后方保护模块,该模块根据前后方保护参数产生出帧同步信号和同步锁定信号,并输出给输出模块产生最终的帧同步锁定信号、帧同步信号和与帧同步信号在时间上一致的经过数据组合模块组合的并行P路数据;该并行帧同步器具有吞吐量高,衔接性好,通用性强,硬件资源少,设计复杂性低等特点。
-
公开(公告)号:CN102594368A
公开(公告)日:2012-07-18
申请号:CN201210051781.8
申请日:2012-02-29
Applicant: 西安空间无线电技术研究所
IPC: H03M13/11
Abstract: 本发明公开了一种最大迭代次数可变的LDPC译码方法和译码器,本发明根据对前一帧数据进行迭代译码的时间确定对当前帧数据可分配的最大迭代译码时间,并在分配的最大迭代译码时间内或最大迭代译码时间到时输出当前帧的译码结果数据。采用本发明可以在不改变硬件资源的前提下,实现了最大迭代次数的可变性,并保证了译码操作的实时性。
-
-
-
-
-
-
-
-
-