一种倒装焊芯片的HTCC系统级封装结构及封装方法

    公开(公告)号:CN109411370A

    公开(公告)日:2019-03-01

    申请号:CN201811102793.2

    申请日:2018-09-20

    Abstract: 本发明涉及一种倒装焊芯片的HTCC系统级封装结构及封装方法,尤其涉及一种适用于大功耗倒装焊芯片的HTCC一体化系统级封装结构,所述的大功耗是指倒装焊芯片的功耗不小于10W,属于系统级封装技术领域。本发明的一种适用于大功耗倒装焊芯片的数模混合高集成度HTCC一体化系统级封装结构,与现有封装结构相比,既解决了大功耗芯片散热、倒装焊和金丝键合工艺兼容的难题,又通过双密封腔体设计提高了系统集成度;满足星载数字类陶瓷系统级封装的需求,有较强的实用性和广阔的市场应用前景。

    一种快速低资源开销的改进LZO压缩方法

    公开(公告)号:CN107967296A

    公开(公告)日:2018-04-27

    申请号:CN201711050579.2

    申请日:2017-10-31

    Abstract: 一种快速低资源开销的改进LZO压缩方法,首先根据回指距离构建LZO压缩方法对新字符进行压缩的第一压缩格式及对应的第一压缩算法、第二压缩格式及对应的第二压缩算法,然后记录进行LZO压缩的新字符长度,根据新字符长度、回指距离选择的压缩格式及对应的压缩算法进行LZO压缩。本发明以LZO算法为基础,对比特文件进行统计分析,在保留哈希运算的前提下提出一套新的压缩格式,该压缩格式种类划分少,判断方式简单,在几乎不降低压缩率的前提下减小回指距离,压缩与解压缩速度均有较大提高,更便于硬件实现和宇航应用,具有很好的使用价值。

    一种抗单粒子翻转的FFT加固设计方法

    公开(公告)号:CN103955448B

    公开(公告)日:2017-08-29

    申请号:CN201410217007.9

    申请日:2014-05-21

    Abstract: 本发明一种抗单粒子翻转的FFT加固设计方法,包括以下步骤:分析FFT算法及电路结构,对电路中旋转因子存储所需的ROM采用RAM结构进行实现,对RAM的数据和地址进行反馈式的三模冗余加固;对电路中的存储最终结果并实现倒位序的RAM进行加固,将RAM数据和地址分别加固,对地址寄存器和数据分别采用反馈式的三模冗余和三模冗余进行加固;对ROM中查找旋转因子的关键寄存器进行反馈式三模冗余加固。本发明提高了FFT电路在空间环境中的可靠性,增加了FFT电路在抗单粒子翻转方面的能力,在加固设计方面具有一定的灵活性,为设备提供抗单粒子能力更强的FFT电路设计,可迅速应用到星载处理设备的研制中。

    一种缓解SET效应的VCO偏置电路

    公开(公告)号:CN106849943A

    公开(公告)日:2017-06-13

    申请号:CN201611194030.6

    申请日:2016-12-21

    CPC classification number: H03L7/0995 H03K19/00338

    Abstract: 一种缓解SET效应的VCO偏置电路,针对压控振荡器中偏置电路在辐照条件下出现电压抖动而导致输出频率异常现象,本发明根据分压原理,将冗余偏置单元串联电阻后并联,降低在单一敏感点上电压抖动而引起的偏置电压抖动。本电路中通过使用电阻替代晶体管,减少了电路敏感点的数量。在通常状态下,由于电阻上不通过电流,电阻两侧的电压相等,当SET的发生时,电阻两侧节点电压发生改变,而电阻并联的方式可有效的降低电阻两侧的电压改变量,而并联电阻的路数越多,对电压的抑制作用越大,但引入的电路开销越大,本发明在设计时合理的考虑电路开销与加固效果之间的关系,选择了三路并联结构,减少了SET带来的影响,提高了电路的抗辐照性能。

    一种基于双频点噪底能量分析的时钟相位抖动测量方法

    公开(公告)号:CN106452693A

    公开(公告)日:2017-02-22

    申请号:CN201610752093.2

    申请日:2016-08-26

    CPC classification number: H04L1/205 G01R31/31709

    Abstract: 一种基于双频点噪底能量分析的时钟相位抖动测量方法,包括如下步骤:采用信号源结合带通滤波器分别产生噪声较小的低频率单频点正弦波信号和高频率单频点正弦波信号;将被测时钟信号作为模数转换模块的工作时钟对两组单频点正弦波进行模数转换;对转换后的信号进行频谱分析并计算其信噪比;利用得到的低频信号信噪比计算模数转换模块的符合幅度噪声;在高频信号噪底能量中除去得到的幅度噪声分量,根据处理后的噪底能量与时钟相位抖动的关系推算被测时钟的相位抖动。本发明解决了高速时钟相位抖动测量测试步骤繁琐、仪器昂贵的问题,具有计算量低、对模数转换模块精度依赖性低、易于推广的优点。

    一种随机存储器的周期性自检错恢复方法

    公开(公告)号:CN103680639B

    公开(公告)日:2016-08-24

    申请号:CN201310635260.1

    申请日:2013-11-29

    Abstract: 一种随机存储器的周期性自检错恢复方法,可对随机存储器进行容错和纠错设计。方法首先将随机存储器进行冗余处理,设计判决模块对冗余的输出结果进行三取二判决和一致性比较,判决结果做为纠错输入,一致性比较结果作为纠错使能。同时地址产生模块周期性产生存储器读取地址实现检错控制。本发明可为易由于外因(例如空间辐射环境)而产生错误的随机存储器提供一种检错和纠错的方法,改变传统冗余容错技术的错误累积失效问题,纠错能力不受纠检错算法限制,有效的对存储器进行防护。

    一种分裂基FFT结构设计方法

    公开(公告)号:CN103198055B

    公开(公告)日:2016-03-30

    申请号:CN201310033677.0

    申请日:2013-01-29

    Abstract: 本发明涉及一种分裂基FFT结构设计方法,以分裂基FFT算法原理为参考,对公式进行进一步的规整化,开展了2N点分裂基FFT并行流水结构设计的研究,按照快速计算以及资源优化的要求,对计算过程中的每个步骤进行优化处理,实现了2N点FFT的并行流水结构,该结构具有一定的规律性,此外对计算过程中的旋转因子采用选择存储方法,大量的节省了存储资源,对于大点数的FFT旋转因子的计算提出了使用CORDIC算法计算以节约资源,并给出了CORDIC算法计算说明。

    一种基于时钟沿的单粒子翻转自检纠错电路

    公开(公告)号:CN105141302A

    公开(公告)日:2015-12-09

    申请号:CN201510439168.7

    申请日:2015-07-24

    Abstract: 本发明提出一种基于时钟沿的单粒子翻转自检纠错电路,实现错误自检纠错的电路。该电路在时序逻辑电路的D触发器输出信号端分别设置时钟沿跳变检测模块、基于时钟延迟模块延迟后的触发器输出翻转检测模块,并分别完成对输出信号是否发生单粒子翻转的检测和对应输出信号的时钟跳变沿的检测,随后通过单粒子翻转检测模块得到是否在时钟周期的跳变沿发生单粒子发生翻转的检测结果,最终将检测结果输入多路输出选择器实现对单粒子翻转造成的输出信号错误的纠正,进而大大提高电路的稳定性和可靠性。

    一种分裂基FFT结构设计方法

    公开(公告)号:CN103198055A

    公开(公告)日:2013-07-10

    申请号:CN201310033677.0

    申请日:2013-01-29

    Abstract: 本发明涉及一种分裂基FFT结构设计方法,以分裂基FFT算法原理为参考,对公式进行进一步的规整化,开展了2N点分裂基FFT并行流水结构设计的研究,按照快速计算以及资源优化的要求,对计算过程中的每个步骤进行优化处理,实现了2N点FFT的并行流水结构,该结构具有一定的规律性,此外对计算过程中的旋转因子采用选择存储方法,大量的节省了存储资源,对于大点数的FFT旋转因子的计算提出了使用CORDIC算法计算以节约资源,并给出了CORDIC算法计算说明。

    一种缓解SET效应的VCO环振电路

    公开(公告)号:CN109257042B

    公开(公告)日:2022-08-12

    申请号:CN201811102791.3

    申请日:2018-09-20

    Abstract: 一种缓解SET效应的VCO环振电路,该环振电路为双环振结构,包括第一环振和第二环振,第一环振和第二环振中任一节点的输入均分别来自于第一环振和第二环振,当由于SET效应导致第一环振或第二环振中的任一节点输入电压发生跳变时,由另一个环振所提供的对应节点的输入电压保持正常。本发明提出的交叉耦合型双环VCO,使用双差分输入结构,使得每条环振电路可以抵消另一条环振在遭受SET时所产生的影响,可以有效的降低SET对VCO振荡频率的影响,提高了电路对SET的防护能力。

Patent Agency Ranking