一种新颖高效的全并行维特比译码设计方法及系统

    公开(公告)号:CN118631265A

    公开(公告)日:2024-09-10

    申请号:CN202410862687.3

    申请日:2024-06-28

    Abstract: 本发明公开了一种新颖高效的全并行维特比译码设计方法及系统。由t‑1时刻向t时刻计算幸存路径的度量值,每时刻计算至多k·2k+2条幸存路径,而不是所有状态的幸存路径,计算量大幅减少;幸存路径的存储量也随幸存路径的数量大幅减少而显著减少。既考虑了某一时刻,由于接收码字的差错,使得暂时难以区分正确路径和错误路径的情况,保存了较优幸存路径,供后续接收到正确码字时,根据路径度量值和分支度量值之和最小的原则,进一步从此较优幸存路径扩展出的最多k·2k+2条路径中识别出正确路径;去掉了其余不可能成为正确路径的大量冗余路径,使得加比选单元大幅减少,该方法确保全并行维特比译码性能的前提下,所占硬件资源大幅减少。

    一种软硬件结合的嵌入式设备及方法

    公开(公告)号:CN112948183A

    公开(公告)日:2021-06-11

    申请号:CN202110343706.8

    申请日:2021-03-30

    Abstract: 本发明公开了一种软硬件结合的嵌入式设备及方法,属于高可靠存储领域。一种软硬件结合的高可靠存储方法,设备上电后处理器加载运行bootloader程序,bootloader实现软件程序和软件程序备份的校验,并将校验结果存储在自检RAM区;选择校验正确的软件程序或者备份程序进行加载,加载起来的软件程序读取RAM区存储的自检结果;若其中一份软件程序出错,使用无感修复法修复出错的程序,同时所述软件程序采用真伪花码法和代码清除法来提高存储可靠性。本发明从硬件和软件两个方面提高存储可靠性,比其它仅通过软件或硬件的存储可靠性设计覆盖更长的数据保持期和成本低等优点。

    一种复杂器件软硬件协同验证电路及方法

    公开(公告)号:CN115047324A

    公开(公告)日:2022-09-13

    申请号:CN202210614649.7

    申请日:2022-05-31

    Abstract: 本发明属于大规模或超大规模集成电路应用验证领域,涉及一种复杂器件软硬件协同验证电路及方法。所述验证电路包括ZC706母板、DSP验证子板、健康管理子板、BUS板和地面工控机。DSP验证子板为待验证的复杂器件的最小系统,复杂器件选用一款国产化数字信号处理器,规格型号FDM‑D20101N,外围包括存储芯片、调试接口和电源供电芯片。数据下传接口采用标准五线制异步串行通讯接口与地面工控机的串口相连,健康管理软件负责将采集的所有数据打包组帧,按照波特率921.6Kbps速度下传至地面工控机进行数据判断和显示。

    一种多通道模拟隔离采集电路及一种芯片

    公开(公告)号:CN114839907A

    公开(公告)日:2022-08-02

    申请号:CN202210435392.9

    申请日:2022-04-24

    Abstract: 本发明公开了一种多通道模拟隔离采集电路及一种芯片,该电路包括多通道隔离电源、多通道模拟隔离转换电路以及FPGA系统;多通道隔离电源与多通道模拟隔离转换电路一一对应电连接;多通道模拟隔离转换电路与FPGA系统连接;任一通道的模拟隔离转换电路均包括有依次连接设置的信号调理电路、电压/数字转换电路以及数字隔离器ISO;多通道模拟隔离转换电路实现被采模拟量到数字量的转换以及数字量隔离并将隔离后数字量输出给FPGA系统,FPGA系统实现数字信号滤波器和对外的SPI接口。该电路集成度高,器件占用面积少,数字化的输出接口提高了电路的通用性和灵活性,能够在较小的电路面积下实现数十路甚至上百路的模拟电压信号隔离采集的需求。

    一种直流大电流短路保护电路及方法

    公开(公告)号:CN109888725B

    公开(公告)日:2020-12-29

    申请号:CN201910138944.8

    申请日:2019-02-25

    Abstract: 本发明公开了一种直流大电流短路保护电路及方法,包括霍尔效应电流传感器U1、阻抗匹配电路、分压取样电路和冷却控制电路;霍尔效应电流传感器U1的IP+端连接有电源正端001,IP‑端连接有电源地端002;阻抗匹配电路输入端与与霍尔效应电流传感器U1输出端连接,输出端与分压取样电路输入端连接;分压取样电路输出端与冷却控制电路输入端连接;冷却控制电路输出端与电路输出端003连接;避免了使用体积大、寿命短的熔断器,或使用大功率采样电阻在大电流环境下带来输出电压下降和产生巨额热损,同时解决了供电开关频繁通断以至容易烧毁的问题,达到大电流保护的目的。

    一种用于源荷失配保护及延时复位的电源管理系统

    公开(公告)号:CN110138193A

    公开(公告)日:2019-08-16

    申请号:CN201910497379.4

    申请日:2019-06-10

    Abstract: 本发明公开了一种用于源荷失配保护及延时复位的电源管理系统,属于供配电系统领域。该电源管理系统中的定时器555的8脚分别与电源和R1的一端相连接,R1的另一端分别与定时器555的6脚、7脚及C2的一端相连接,电容C2的另一端接定时器555的1脚;定时器555的4脚与电源相连接,定时器555的2脚与电压输入端相连接;定时器555的5脚悬空;定时器555的3脚与三极管的G级相连,三极管的D级分别与电源和电源管理芯片LTC4364的8脚相连,三极管的S级接地。该本发明通过输入电压欠压保护进行源荷失配保护,通过输入电压欠压保护延时复位,保证开关器件平均损耗降低,从而提高电源管理系统的稳定性和可靠性。

    一种基于总线网络的高可靠容错系统

    公开(公告)号:CN108768754A

    公开(公告)日:2018-11-06

    申请号:CN201810687825.3

    申请日:2018-06-28

    Abstract: 本发明公开了一种基于总线网络的高可靠容错系统,容错系统包括模拟IO控制模块、接口与交换模块、机载飞控与综合计算模块、高性能处理模块、数字IO控制模块、路由器模块及其对应的双冗余同构模块,此6个模块与对应的双冗余同构模块组成4个网络连接,实现双冗余热备份,利用SpaceWire互联总线架构,以双圆环拓扑结构实现对双余度系统容错能力的提升。本发明容错系统以双圆环拓扑结构,基于多个点对点总线互联桥接,实现速率更快、更强的系统容错能力。

    一种软硬件结合的嵌入式设备及方法

    公开(公告)号:CN112948183B

    公开(公告)日:2023-05-12

    申请号:CN202110343706.8

    申请日:2021-03-30

    Abstract: 本发明公开了一种软硬件结合的嵌入式设备及方法,属于高可靠存储领域。一种软硬件结合的高可靠存储方法,设备上电后处理器加载运行bootloader程序,bootloader实现软件程序和软件程序备份的校验,并将校验结果存储在自检RAM区;选择校验正确的软件程序或者备份程序进行加载,加载起来的软件程序读取RAM区存储的自检结果;若其中一份软件程序出错,使用无感修复法修复出错的程序,同时所述软件程序采用真伪花码法和代码清除法来提高存储可靠性。本发明从硬件和软件两个方面提高存储可靠性,比其它仅通过软件或硬件的存储可靠性设计覆盖更长的数据保持期和成本低等优点。

    一种内容相关与地址相关兼容的存储器及工作方法

    公开(公告)号:CN115240739A

    公开(公告)日:2022-10-25

    申请号:CN202210860758.7

    申请日:2022-07-21

    Abstract: 本发明公开了一种内容相关与地址相关兼容的存储器及工作方法,节省存储资源占用,提升数据存储识别效率,具有高效性和实用性。包括地址译码器、写入触发器、匹配触发器、比较电路、地址相关的输出数据选择器以及内容相关的输出地址识别编码器;其中,所述地址译码器的输出端与所述写入触发器的输入端和匹配触发器的输入端分别连接,所述写入触发器和匹配触发器的输出端均与所述比较电路连接用于比较写入触发器和匹配触发器的输出结果,所述比较电路的输出端与输出数据选择器和输出地址识别器分别连接。

Patent Agency Ranking