-
公开(公告)号:CN108768754B
公开(公告)日:2021-03-16
申请号:CN201810687825.3
申请日:2018-06-28
Applicant: 西安微电子技术研究所
IPC: H04L12/24 , H04L12/40 , H04L12/713
Abstract: 本发明公开了一种基于总线网络的高可靠容错系统,容错系统包括模拟IO控制模块、接口与交换模块、机载飞控与综合计算模块、高性能处理模块、数字IO控制模块、路由器模块及其对应的双冗余同构模块,此6个模块与对应的双冗余同构模块组成4个网络连接,实现双冗余热备份,利用SpaceWire互联总线架构,以双圆环拓扑结构实现对双余度系统容错能力的提升。本发明容错系统以双圆环拓扑结构,基于多个点对点总线互联桥接,实现速率更快、更强的系统容错能力。
-
公开(公告)号:CN108768754A
公开(公告)日:2018-11-06
申请号:CN201810687825.3
申请日:2018-06-28
Applicant: 西安微电子技术研究所
IPC: H04L12/24 , H04L12/40 , H04L12/713
Abstract: 本发明公开了一种基于总线网络的高可靠容错系统,容错系统包括模拟IO控制模块、接口与交换模块、机载飞控与综合计算模块、高性能处理模块、数字IO控制模块、路由器模块及其对应的双冗余同构模块,此6个模块与对应的双冗余同构模块组成4个网络连接,实现双冗余热备份,利用SpaceWire互联总线架构,以双圆环拓扑结构实现对双余度系统容错能力的提升。本发明容错系统以双圆环拓扑结构,基于多个点对点总线互联桥接,实现速率更快、更强的系统容错能力。
-