-
公开(公告)号:CN115685834A
公开(公告)日:2023-02-03
申请号:CN202211350561.5
申请日:2022-10-31
Applicant: 国核自仪系统工程有限公司
IPC: G05B19/042
Abstract: 本公开涉及核电站控制领域,提供了一种分立式设备控制系统,控制系统包括:第一处理器,用于接收上位机广播的第一数据包,从第一数据包中解析出第一类控制命令,并将第一类控制命令发送给第三处理器;第二处理器,用于接收上位机广播的第二数据包,从第二数据包中解析出第二类控制命令,并将第二类控制命令发送至第三处理器;第三处理器,分别与第一处理器和第二处理器电连接,第三处理器分别控制核电设备执行对应于第一类控制命令的第一操作以及对应于第二类控制命令的第二操作。本公开提供的分立式设备控制系统,将核电设备控制命令分布在不同的处理器中进行分立处理,提高了控制系统的处理效率和联动能力。
-
公开(公告)号:CN115630485A
公开(公告)日:2023-01-20
申请号:CN202211226942.2
申请日:2022-10-09
Applicant: 国核自仪系统工程有限公司
IPC: G06F30/20
Abstract: 本发明公开了一种基于BFM的仿真系统及其验证方法、设备和介质,仿真系统包括:编译模块,用于编辑验证芯片内存储的待验证代码所需的测试任务,并将测试任务编译成测试指令;BFM模块,用于读取测试指令,并根据测试指令生成测试向量后,将测试向量发送至待验证模块;待验证模块,用于基于接收到的测试向量对待验证代码进行验证,生成验证结果。本发明开发的基于BFM的仿真系统适用于所有芯片功能的验证,该仿真系统提高了芯片验证的速度,缩短了开发周期;采用预设的开发语言编写测试任务来验证芯片内存储的待验证代码,快速高效的建立验证所需的测试向量,降低了超大规模芯片的验证难度;扩大芯片设计验证的真实运行环境,提高验证结果的准确度。
-
公开(公告)号:CN104777378A
公开(公告)日:2015-07-15
申请号:CN201510101454.2
申请日:2015-03-09
Applicant: 国核自仪系统工程有限公司
IPC: G01R31/00
CPC classification number: G01R31/31725 , G01R29/0273 , G01R31/31727 , G01R31/318519
Abstract: 一种FPGA时钟信号自我检测方法,涉及控制模块技术领域,所解决的是提高FPGA芯片运行的可靠性与安全性的技术问题。该方法为FPGA芯片引入两个时钟信号,其中的一个时钟信号为第一时钟信号,另一个时钟信号为第二时钟信号;利用第一时钟信号控制FPGA芯片内的所有同步逻辑,利用第二时钟信号来检测第一时钟信号是否正确。本发明提供的方法,特别适用于以FPGA芯片作为主控制器或者重要控制部件的系统。
-
公开(公告)号:CN119882671A
公开(公告)日:2025-04-25
申请号:CN202411912304.5
申请日:2024-12-24
Applicant: 国核自仪系统工程有限公司 , 云南滇能智慧能源有限公司 , 北京金风慧能技术有限公司
Abstract: 本公开提供一种基于FPGA的测试终端及测试系统,基于FPGA实现的测试终端包括:通信模块、组态数据解析模块、测试向量生成模块、驱动模块和接收模块;通信模块获取测试功能的组态数据;组态数据解析模块解析组态数据得到待测信号设定、硬件接口配置和测试向量功能;测试向量生成模块根据测试向量功能生成测试向量;驱动模块根据测试向量生成测试激励电信号,将测试激励电信号发送至外部的测试设备;接收模块接收测试设备发送的测试信号,并将测试信号转换成数字化的测量值。本公开通过先进的FPGA技术,能够实现实时处理能力、智能化数据分析和自动标定功能,提升了测试过程的效率和测试结果的质量,增强了故障预判能力和维护管理水平。
-
公开(公告)号:CN115664624B
公开(公告)日:2025-04-01
申请号:CN202211338873.4
申请日:2022-10-28
Applicant: 国核自仪系统工程有限公司
IPC: H04L7/00 , H04L12/40 , H04L67/12 , H04L69/164
Abstract: 本发明公开了一种工控系统中数据通信的处理方法、系统、设备和介质,该处理方法包括:目标节点设备向其余的节点设备发送诊断请求;从下一个节点设备依次接收对诊断请求的响应,以生成运输需求表;目标节点向其余的节点设备发送对应于运输需求表的数据传输请求;从下一个节点设备依次接收对数据传输请求的响应;目标节点设备向其余的节点设备发送数据运算请求。本发明解决了无对时功能的工控系统下,现场的智能设备无法对数据进行同步处理,而引起不确定的逻辑运算结果的问题;利用现场总线实现了按照统一步调收发数据的传输要求,且实现了在相同数据传输周期的最后时刻进行逻辑运算处理的需求,提高了数据交换的可靠性。
-
公开(公告)号:CN110502199B
公开(公告)日:2024-11-15
申请号:CN201811146238.X
申请日:2018-09-29
Applicant: 国核自仪系统工程有限公司
Abstract: 本发明公开了一种FPGA组件,所述FPGA组件包括:固态硬盘、DDR和控制单元;所述固态硬盘用于存储界面数据包;所述控制单元用于从所述固态硬盘读取所述界面数据包并写入所述DDR;所述控制单元还用于从所述DDR读取所述界面数据包并组成所述人机界面的显示帧。本发明的FPGA组件可用于实现界面显示,无需任何CPU、操作系统和软件支持,避免了黑客和病毒的入侵,安全性大大提高,且还具有电路简洁、无闲置电路、功耗低等优点。
-
公开(公告)号:CN117608418A
公开(公告)日:2024-02-27
申请号:CN202311498731.9
申请日:2023-11-10
Applicant: 国核自仪系统工程有限公司
Inventor: 朱怀宇 , 冯雪 , 王佳承 , 吴艺璇 , 高斌华 , 范磊磊 , 张利民 , 苏亚南 , 葛立炎 , 李铁明 , 何允灵 , 唐吉亮 , 许威海 , 王静雯 , 颜林峰 , 刘梦璇 , 王帅平 , 王中月
IPC: G06F3/041 , G06F3/0488
Abstract: 本发明公开了一种显控设备,该显控设备包括:FPGA、输入单元、输出单元、存储单元和触摸屏;输入单元用于接收第一外部系统发送的信号FPGA用于对输入单元接收的信号进行处理输出单元用于将经过FPGA处理的信号发送至第二外部系统;触摸屏用于显示人机界面,并响应于在人机界面上的触摸操作,生成对应的操作信息;存储单元用于存储输入单元接收的信号和操作信息。本发明提供的显控设备只需存储单元、输入单元、输出单元、FPGA和触摸屏,具有功耗低、散热少和体积小的特点;相较于CPU的串行处理机制,FPGA内部所有逻辑和运算为并行运行,所以本发明提供的显控设备的处理速度快于基于CPU的显控设备的处理速度,具有实时性好、响应速度快和可靠性高的特点。
-
-
公开(公告)号:CN114070552A
公开(公告)日:2022-02-18
申请号:CN202111261664.X
申请日:2021-10-28
Applicant: 国核自仪系统工程有限公司
Inventor: 朱怀宇
IPC: H04L9/08
Abstract: 本发明公开了一种数据加密方法及装置、数据解密方法及装置、设备及介质。其中,数据加密方法包括以下步骤:获取通信数据以及密钥;对所述通信数据沿第一方向移位所述移位位数;对移位后的通信数据中位于所述异或位置的值以及与所述异或位置对应位置的值进行异或运算,得到加密数据;其中,所述加密数据中位于所述异或位置的值为进行异或运算的结果,位于其它位置的值与移位后的通信数据中位于对应位置的值相同。本发明提供的数据加密方法和数据解密方法利用软件和硬件均可实现,实现方式简单可靠可以应用在各种场合。具体地,在利用硬件实现时,可以利用FPGA的移位寄存器实现移位操作,利用FPGA的异或门实现异或运算。
-
公开(公告)号:CN114048205A
公开(公告)日:2022-02-15
申请号:CN202111261655.0
申请日:2021-10-28
Applicant: 国核自仪系统工程有限公司
IPC: G06F16/22 , G06F16/23 , G06F16/2455 , G06F21/30 , G06F21/62
Abstract: 本发明公开了一种DCS系统的信号管理方法、系统、设备及介质,其中,DCS系统的信号管理方法包括获取DCS系统的信号数据;生成建表指令并根据建表指令和信号数据自动建立信号数据表单;接收管理指令并根据管理指令自动对信号数据表单进行管理操作;通过获取DCS系统的全部信号数据并建立信号数据表单,以在信号数据表单中查询和管理信号数据,并根据管理指令对其进行管理操作,从原来的人工录入信号数据优化为自动获取数据,合理优化信号数据处理流程,减少了人力劳动提高了管理效率,同时还通过预设信号管理方案进行管理,加快了系统信号数据的处理速度,避免了人为操作所带来的风险,提高了DCS系统的稳定性和可靠性。
-
-
-
-
-
-
-
-
-