-
公开(公告)号:CN112272024B
公开(公告)日:2023-04-28
申请号:CN202011181814.1
申请日:2020-10-29
Applicant: 国核自仪系统工程有限公司
IPC: G06F11/14
Abstract: 本发明公开了一种FPGA器件的配置数据的刷新方法,包括以下步骤:S11、存储一FPGA器件的配置数据备份;S12、检测所述FPGA器件的配置数据是否发生错误,若是,则执行步骤S13;S13、使用所述配置数据备份刷新所述FPGA器件的配置数据。本发明通过检测FPGA器件的配置数据,在FPGA器件的配置数据发生错误时,从配置数据存储芯片获取FPGA器件的配置数据备份并刷新FPGA器件的配置数据,从而能够在短时间内发现并纠正FPGA器件的配置数据错误,提高了检测配置数据及纠错的效率,提高了FPGA器件的工作可靠性,提高了安全性。
-
公开(公告)号:CN112270147A
公开(公告)日:2021-01-26
申请号:CN202011181807.1
申请日:2020-10-29
Applicant: 国核自仪系统工程有限公司
Abstract: 本发明公开了一种板卡,包括一个逻辑控制卡和一个数据采集卡,所述逻辑控制卡上包括若干第一连接器,所述数据采集卡上包括与所述第一连接器对应连接的第二连接器;当所述数据采集卡的类型更换时,所述逻辑控制卡用于设置为与更换类型后的所述数据采集卡对应的逻辑配置。本发明中逻辑控制卡和数据采集卡通过连接器进行连接实现信号控制和数据通信,根据需要使用不同类型的数据采集卡并设置相应的逻辑控制卡的逻辑配置,提高逻辑控制卡和多个类型的数据采集卡间的兼容性,降低制造和维护成本。
-
公开(公告)号:CN110502199B
公开(公告)日:2024-11-15
申请号:CN201811146238.X
申请日:2018-09-29
Applicant: 国核自仪系统工程有限公司
Abstract: 本发明公开了一种FPGA组件,所述FPGA组件包括:固态硬盘、DDR和控制单元;所述固态硬盘用于存储界面数据包;所述控制单元用于从所述固态硬盘读取所述界面数据包并写入所述DDR;所述控制单元还用于从所述DDR读取所述界面数据包并组成所述人机界面的显示帧。本发明的FPGA组件可用于实现界面显示,无需任何CPU、操作系统和软件支持,避免了黑客和病毒的入侵,安全性大大提高,且还具有电路简洁、无闲置电路、功耗低等优点。
-
-
公开(公告)号:CN114047427A
公开(公告)日:2022-02-15
申请号:CN202111262252.8
申请日:2021-10-28
Applicant: 国核自仪系统工程有限公司
IPC: G01R31/28
Abstract: 本发明公开了一种电路板卡的测试系统,其中,电路板卡的测试系统通过设置控制单元、切换复用单元以及信号发生单元,其中,控制单元通过切换复用单元向信号发生单元发送测试指令,信号发生单元基于测试指令生成激励信号,将激励信号发送至待测电路板卡;控制单元通过切换复用单元接收待测电路板卡基于激励信号产生的响应信号,从而实现了对电路板卡的自动测试,节省了测试人力成本,并提高测试的稳定性及精确度进而提升了测试效率。
-
公开(公告)号:CN112272024A
公开(公告)日:2021-01-26
申请号:CN202011181814.1
申请日:2020-10-29
Applicant: 国核自仪系统工程有限公司
IPC: H03K19/1776 , H03K19/17764 , H03K19/17768 , G06F11/14
Abstract: 本发明公开了一种FPGA器件的配置数据的刷新方法,包括以下步骤:S11、存储一FPGA器件的配置数据备份;S12、检测所述FPGA器件的配置数据是否发生错误,若是,则执行步骤S13;S13、使用所述配置数据备份刷新所述FPGA器件的配置数据。本发明通过检测FPGA器件的配置数据,在FPGA器件的配置数据发生错误时,从配置数据存储芯片获取FPGA器件的配置数据备份并刷新FPGA器件的配置数据,从而能够在短时间内发现并纠正FPGA器件的配置数据错误,提高了检测配置数据及纠错的效率,提高了FPGA器件的工作可靠性,提高了安全性。
-
公开(公告)号:CN110941585A
公开(公告)日:2020-03-31
申请号:CN201911175098.3
申请日:2019-11-26
Applicant: 国核自仪系统工程有限公司 , 中国船舶重工集团公司第七一九研究所
IPC: G06F15/78
Abstract: 本发明公开了一种基于FPGA的数据处理系统,所述数据处理系统包括数据处理模块;数据处理模块包括数据收发单元和数据处理单元;数据收发单元包括第一FPGA芯片;数据处理单元包括第一FPGA芯片组;第一FPGA芯片组包括第二FPGA芯片和第三FPGA芯片;第一FPGA芯片用于获取初始数据;第二FPGA芯片用于将初始数据发送至第三FPGA芯片;第三FPGA芯片用于获取目标数据。本发明中对各个功能单元进行模块化设计,各自独立且相互协作,存在体积小、研发成本及制造成本低等优点;提高了数据处理速度,提升了数据处理效率,减少了系统资源的占用率,提高了系统的整体性能,提高了用户需求实现的精准性。
-
公开(公告)号:CN110502199A
公开(公告)日:2019-11-26
申请号:CN201811146238.X
申请日:2018-09-29
Applicant: 国核自仪系统工程有限公司
Abstract: 本发明公开了一种FPGA组件,所述FPGA组件包括:固态硬盘、DDR和控制单元;所述固态硬盘用于存储界面数据包;所述控制单元用于从所述固态硬盘读取所述界面数据包并写入所述DDR;所述控制单元还用于从所述DDR读取所述界面数据包并组成所述人机界面的显示帧。本发明的FPGA组件可用于实现界面显示,无需任何CPU、操作系统和软件支持,避免了黑客和病毒的入侵,安全性大大提高,且还具有电路简洁、无闲置电路、功耗低等优点。
-
公开(公告)号:CN110505263A
公开(公告)日:2019-11-26
申请号:CN201811300385.8
申请日:2018-10-30
Applicant: 国核自仪系统工程有限公司
Abstract: 本发明公开了一种基于点对点的通讯网络系统,包括背板、通讯模块、和多组序列;每组序列包括多个输入输出模块和一块可复用为输入输出模块的处理器模块;处理器模块、输入输出模块以及通讯模块均分别通过数据线与背板互联;每块处理器模块与所在序列中的每个输入输出模块以点对点通讯方式互联,每块处理器模块也与其它序列中的处理器模块以点对点通讯方式互联;被复用为输入输出模块的处理器模块为复合模块;每块处理器模块通过其它序列中的复合模块与复合模块所在的序列中的输入输出模块进行通信;通讯模块与每块处理器模块通过冗余的点对点通讯方式互联。本发明在兼顾通讯网络的灵活性及系统的可靠性的前提下,降低了系统的复杂程度与成本。
-
公开(公告)号:CN213305940U
公开(公告)日:2021-05-28
申请号:CN202022335654.3
申请日:2020-10-19
Applicant: 国核自仪系统工程有限公司
Abstract: 本实用新型公开了一种用于安全级仪控系统的加固机箱及安全级仪控系统,加固机箱包括:箱体;若干个前卡加固导热盒,分别可拆卸地设置于箱体的前卡区域内,容纳和固定安全级仪控系统的前卡件,并且对前卡件进行导冷散热;若干个后卡加固导热盒,分别可拆卸地设置于箱体的后卡区域内,容纳和固定安全级仪控系统的后卡件,并且对后卡件进行导冷散热;背板,设置于前卡区域与后卡区域之间,并且分别与前卡件及后卡件通信连接;免焊线连接板,分别与后卡加固导热盒及箱体的后面板连接,免焊线连接板传输后卡件与后面板上接入的外部连接器之间的信号。本实用新型提升了机箱整体的抗震性能和可靠性,节约了机柜空间。
-
-
-
-
-
-
-
-
-