-
公开(公告)号:CN118282405A
公开(公告)日:2024-07-02
申请号:CN202410325313.8
申请日:2024-03-21
Applicant: 国核自仪系统工程有限公司
Abstract: 本发明公开了一种两级运算放大采样电路、控制方法、仪控系统及程序产品,所述两级运算放大采样电路包括:第一级运算放大电路和第二级运算放大电路;所述第一级运算放大电路和所述第二级运算放大电路电连接;所述第一级运算放大电路用于提高输入阻抗,使输入阻抗大于阻抗阈值,并减小信号衰减,使信号输出小于信号衰减阈值;所述第二级运算放大电路用于对信号进行差模处理,通过使用两级运算放大采样电路,采用差分放大器,提高输入阻抗,减小待采样信号的衰减,提高了采样精度并且实现了不同增益的缩放需求,达到了使用高精度电阻的效果,降低了器件成本。
-
公开(公告)号:CN115630485A
公开(公告)日:2023-01-20
申请号:CN202211226942.2
申请日:2022-10-09
Applicant: 国核自仪系统工程有限公司
IPC: G06F30/20
Abstract: 本发明公开了一种基于BFM的仿真系统及其验证方法、设备和介质,仿真系统包括:编译模块,用于编辑验证芯片内存储的待验证代码所需的测试任务,并将测试任务编译成测试指令;BFM模块,用于读取测试指令,并根据测试指令生成测试向量后,将测试向量发送至待验证模块;待验证模块,用于基于接收到的测试向量对待验证代码进行验证,生成验证结果。本发明开发的基于BFM的仿真系统适用于所有芯片功能的验证,该仿真系统提高了芯片验证的速度,缩短了开发周期;采用预设的开发语言编写测试任务来验证芯片内存储的待验证代码,快速高效的建立验证所需的测试向量,降低了超大规模芯片的验证难度;扩大芯片设计验证的真实运行环境,提高验证结果的准确度。
-
公开(公告)号:CN110501990A
公开(公告)日:2019-11-26
申请号:CN201811159142.7
申请日:2018-09-30
Applicant: 国核自仪系统工程有限公司
IPC: G05B23/02
Abstract: 本发明公开了一种数字化仪控系统的控制电路,包括系统电源输入接口电路、控制器模块电源电路、电源低失效电路和I/O模块电源电路;系统电源输入接口电路用于控制器模块电源电路以及I/O模块电源电路供电;控制器模块电源电路用于产生控制器模块电源;电源低失效电路输出一开关控制信号至I/O模块电源电路的开关控制线;开关控制线用于控制I/O模块电源电路是否给外部的I/O模块供电;电源低失效电路用于在系统电源和/或控制器模块电源失效前使能开关控制信号;I/O模块电源电路用于在开关控制线使能时关闭对I/O模块供电。本发明能够增加核心模块的自我诊断能力并在系统故障条件下能够确保输入输出模块趋于确定的安全状态。
-
公开(公告)号:CN119863995A
公开(公告)日:2025-04-22
申请号:CN202411900618.3
申请日:2024-12-23
Applicant: 国核自仪系统工程有限公司
Abstract: 本公开提供了一种一体化显控终端,设计实现了一种全新的模块结构组装形式和内部信号互联方法,一体化显控终端包括:背板、前面板以及后面板;背板设有第一数量的核心卡槽位和第二数量的IO卡槽位;背板分别与前面板和后面板电连接;后面板与外部设备连接;前面板用于接收程序指令,并将程序指令发送至处理器;后面板用于将外部设备的数据信号发送至IO功能卡件;背板用于接收程序指令,并将程序指令发送至外部设备;还用于接收外部设备的数据信号,并将外部设备的数据信号发送至处理器。本公开实现了一种结构紧凑、高度集成、易于维护的一体化显控终端设计,使得显控终端在传输性能比较可靠的前提下,缩小显控终端的体积,降低显控终端的成本。
-
公开(公告)号:CN119759162A
公开(公告)日:2025-04-04
申请号:CN202411922883.1
申请日:2024-12-25
Applicant: 国核自仪系统工程有限公司 , 北京金风慧能技术有限公司
IPC: G05F1/56
Abstract: 本公开提供一种电流输出控制电路和电子设备,电流输出控制电路包括:控制模块、数模转换模块、电流输出模块和电流检测模块;控制模块向数模转换模块发送控制指令;数模转换模块根据控制指令向电流输出模块输出DAC电压;电流输出模块在DAC电压的作用下输出电流;电流检测模块检测电流输出模块输出的电流得到检测电流值,并将检测电流值发送至控制模块;控制模块还检查检测电流值是否处于预设电流范围内。本公开全部采用通用分立国产器件,可以高效控制电流输出,通过电流输出回路反馈监控,提高了整体可靠性,减少损害,降低了成本,提高了系统安全性,通过调整部分元器件,可以设定不同的量程范围,增加了可拓展性,扩大模块应用场景。
-
公开(公告)号:CN118156926A
公开(公告)日:2024-06-07
申请号:CN202410197319.1
申请日:2024-02-22
Applicant: 国核自仪系统工程有限公司
IPC: H01R31/08 , H01R13/533 , H01R13/52
Abstract: 本发明公开了一种跳线帽,用于排针的引脚的电连接,该跳线帽包括壳体和导电部,壳体包括插槽,插槽包括第一插槽和第二插槽,导电部设置在第一插槽和第二插槽的内部,以使所述第一插槽和所述第二插槽相互导通,壳体还包括至少一个的容置腔,容置腔的截面尺寸大于或等于引脚的直径尺寸,容置腔与插槽并列设置,容置腔为非贯通结构。安装时,确定好需要连通的排针的引脚,将需要连通的排针的引脚插入第一插槽和第二插槽,排针的引脚上的电路得以连通,同时,排针上不需要连通的引脚置入容置腔中,容置腔为非贯通结构,因此排针上的引脚能够被容置在容置腔中,保证排针得以在温湿、盐雾和霉菌等环境下安全、稳定、可靠地工作。
-
公开(公告)号:CN112367375B
公开(公告)日:2023-06-30
申请号:CN202011167574.X
申请日:2020-10-27
Applicant: 国核自仪系统工程有限公司
IPC: H04L67/104 , G06F15/78
Abstract: 本发明公开了一种基于FPGA的多终端安全显示系统,所述多终端安全显示系统包括一主机显控端和至少两个远端显控端;主机显控端和远端显控端均包括基于FPGA的控制单元;主机显控端与每个所述远端显控端分别通过万兆以太网点对点通信连接;主机显控端的控制单元用于将界面信息数据生成信息数据包发送至所述远端显控端;每个所述远端显控端的控制单元用于接收所述信息数据包并显示对应的界面。本发明中通过主机显控端和每个远端显控端分别通过万兆以太网点对点相互传输数据,构建监视控制网络,实现了对不同场所不同设备的实时数据监视和控制。
-
公开(公告)号:CN115664624B
公开(公告)日:2025-04-01
申请号:CN202211338873.4
申请日:2022-10-28
Applicant: 国核自仪系统工程有限公司
IPC: H04L7/00 , H04L12/40 , H04L67/12 , H04L69/164
Abstract: 本发明公开了一种工控系统中数据通信的处理方法、系统、设备和介质,该处理方法包括:目标节点设备向其余的节点设备发送诊断请求;从下一个节点设备依次接收对诊断请求的响应,以生成运输需求表;目标节点向其余的节点设备发送对应于运输需求表的数据传输请求;从下一个节点设备依次接收对数据传输请求的响应;目标节点设备向其余的节点设备发送数据运算请求。本发明解决了无对时功能的工控系统下,现场的智能设备无法对数据进行同步处理,而引起不确定的逻辑运算结果的问题;利用现场总线实现了按照统一步调收发数据的传输要求,且实现了在相同数据传输周期的最后时刻进行逻辑运算处理的需求,提高了数据交换的可靠性。
-
公开(公告)号:CN110502199B
公开(公告)日:2024-11-15
申请号:CN201811146238.X
申请日:2018-09-29
Applicant: 国核自仪系统工程有限公司
Abstract: 本发明公开了一种FPGA组件,所述FPGA组件包括:固态硬盘、DDR和控制单元;所述固态硬盘用于存储界面数据包;所述控制单元用于从所述固态硬盘读取所述界面数据包并写入所述DDR;所述控制单元还用于从所述DDR读取所述界面数据包并组成所述人机界面的显示帧。本发明的FPGA组件可用于实现界面显示,无需任何CPU、操作系统和软件支持,避免了黑客和病毒的入侵,安全性大大提高,且还具有电路简洁、无闲置电路、功耗低等优点。
-
公开(公告)号:CN117608418A
公开(公告)日:2024-02-27
申请号:CN202311498731.9
申请日:2023-11-10
Applicant: 国核自仪系统工程有限公司
Inventor: 朱怀宇 , 冯雪 , 王佳承 , 吴艺璇 , 高斌华 , 范磊磊 , 张利民 , 苏亚南 , 葛立炎 , 李铁明 , 何允灵 , 唐吉亮 , 许威海 , 王静雯 , 颜林峰 , 刘梦璇 , 王帅平 , 王中月
IPC: G06F3/041 , G06F3/0488
Abstract: 本发明公开了一种显控设备,该显控设备包括:FPGA、输入单元、输出单元、存储单元和触摸屏;输入单元用于接收第一外部系统发送的信号FPGA用于对输入单元接收的信号进行处理输出单元用于将经过FPGA处理的信号发送至第二外部系统;触摸屏用于显示人机界面,并响应于在人机界面上的触摸操作,生成对应的操作信息;存储单元用于存储输入单元接收的信号和操作信息。本发明提供的显控设备只需存储单元、输入单元、输出单元、FPGA和触摸屏,具有功耗低、散热少和体积小的特点;相较于CPU的串行处理机制,FPGA内部所有逻辑和运算为并行运行,所以本发明提供的显控设备的处理速度快于基于CPU的显控设备的处理速度,具有实时性好、响应速度快和可靠性高的特点。
-
-
-
-
-
-
-
-
-