-
公开(公告)号:CN102751990A
公开(公告)日:2012-10-24
申请号:CN201210202359.8
申请日:2012-06-18
Applicant: 东南大学
IPC: H03M1/12
Abstract: 本发明公开了一种可提高动态性能的流水线式模数转换器,包括流水线式ADC级电路模块,该流水线式ADC级电路模块包括采样保持电路、子模数转换器、子数模转换器、减法器、余量放大器、桶形移位器、译码器、和伪随机数发生器;所述伪随机数发生器,用来产生伪随机数;所述译码器,用来将输入的二进制格式伪随机数译成相应的信号;所述桶形移位器,用来将子级数模转换器的控制信号根据伪随机数进行随机的轮转。本发明基于伪随机数控制子级数模转换器的控制信号顺序,从而将原本相对固定的电容失配误差随机化,提高了流水线模数转换器的动态性能。本发明电路结构简单,对流水线模数转换器的正常工作影响较小,且对动态性能的提升效果较为明显。
-
公开(公告)号:CN102111132A
公开(公告)日:2011-06-29
申请号:CN201110004192.X
申请日:2011-01-11
Applicant: 东南大学
IPC: H03K5/156
CPC classification number: H03K3/017 , H03K5/1565
Abstract: 一种应用于解决在高速系统中对时钟占空比进行校准的高速全差分时钟占空比校准电路。该电路采用连续时间积分器检测占空比,直接在时钟传播链路上调整占空比从而提高工作速度。该电路使用全差分的电路结构,在指定工艺下能在更高、更宽的频率范围内进行占空比校准。并对工艺失配以及共模噪声都具有较好的抑制力。该电路包括了调整级ADJ1和ADJ2、第一缓冲级BUF1、第二缓冲级BUF2和占空比检测级DCD。
-
公开(公告)号:CN109763013A
公开(公告)日:2019-05-17
申请号:CN201910162212.2
申请日:2019-03-04
Applicant: 东南大学
Abstract: 本发明公开了一种超细泡沫锡基材料的制备方法,制得的泡沫锡锌材料孔径细小且分布均匀,制备成本低、工艺简单。所述方法包括如下步骤:S10将锡锭和锌锭放入预热至700℃以上的坩埚中进行合金熔炼,形成金属熔体;S20将坩埚中温度降低至580~600℃,并向坩埚中通入保护气体;采用密闭装置封闭坩埚,同时保持金属熔体处于保护气氛中,加入泡沫稳定剂,并搅拌;S30将坩埚中的温度调节为发泡温度500~580℃,并加入经预处理的氢化钛作为发泡剂,搅拌时间为90~150s,发泡过程中加大保护气体的通气量;搅拌完成后静置2~3min,取出产物;S40将产物冷却,制成超细泡沫锡基材料。
-
公开(公告)号:CN105886852A
公开(公告)日:2016-08-24
申请号:CN201610278358.X
申请日:2016-04-28
Applicant: 东南大学
CPC classification number: C22C21/02 , C22C1/026 , C22C1/08 , C22C2001/083
Abstract: 本发明公开了一种铝硅铜锌合金泡沫,按照质量百分比,该铝硅铜锌合金泡沫包括以下组分:铝:84%—90%;硅:5%—6%;铜:2%—4%;锌:1%—4%;杂质:余量。该合金泡沫材料具有低熔点、高强度的优良性能。
-
公开(公告)号:CN102075189B
公开(公告)日:2014-12-17
申请号:CN201110039184.9
申请日:2011-02-16
Applicant: 东南大学
IPC: H03M1/10
Abstract: 本发明公开了一种可进行后台数字校准的流水线式模数转换器,包括依次串联的采样保持电路、M个可校准级电路模块、N个级电路模块和后级模数转换模块,其中每一个可校准级电路模块连接一个与之相对应的数字校准级电路,级电路模块和后级模数转换模块的量化值输出端口与延时及错位相加模块相连接,延时及错位相加模块的输出端反向依次串联接入数字校准级电路。本发明提供的流水线式模数转换器,思路新颖,模拟电路结构简单,仅在现有技术结构的基础上增加了伪随机数发生器和多路选择开关,并能够在工作过程中不影响其他模拟电路的工作;同时,数字电路部分的原理简单、实现容易,能够明显减小流水线式ADC的误差,提高其线性度,改善其动态性能。
-
-
公开(公告)号:CN102111132B
公开(公告)日:2013-01-30
申请号:CN201110004192.X
申请日:2011-01-11
Applicant: 东南大学
IPC: H03K5/156
CPC classification number: H03K3/017 , H03K5/1565
Abstract: 一种应用于解决在高速系统中对时钟占空比进行校准的高速全差分时钟占空比校准电路。该电路采用连续时间积分器检测占空比,直接在时钟传播链路上调整占空比从而提高工作速度。该电路使用全差分的电路结构,在指定工艺下能在更高、更宽的频率范围内进行占空比校准。并对工艺失配以及共模噪声都具有较好的抑制力。该电路包括了调整级ADJ1和ADJ2、第一缓冲级BUF1、第二缓冲级BUF2和占空比检测级DCD。
-
公开(公告)号:CN109778036B
公开(公告)日:2020-10-16
申请号:CN201910162211.8
申请日:2019-03-04
Applicant: 东南大学
Abstract: 本发明公开了一种用于太空环境下发泡的泡沫合金及制备方法,该镁铝合金成分制得的泡沫金属具有低密度、低熔点、高强度的优点。所述泡沫合金包括以下组分:镁、铝、钙、发泡剂和杂质;其中,镁和铝组成的合金体系中,镁的质量分数为66.4%,铝的质量分数为33.6%;在所述泡沫合金中,钙的质量分数为2%,发泡剂的质量分数为1.5%;镁和铝的质量分数之和大于96%。
-
公开(公告)号:CN109778036A
公开(公告)日:2019-05-21
申请号:CN201910162211.8
申请日:2019-03-04
Applicant: 东南大学
Abstract: 本发明公开了一种用于太空环境下发泡的泡沫合金及制备方法,该镁铝合金成分制得的泡沫金属具有低密度、低熔点、高强度的优点。所述泡沫合金包括以下组分:镁、铝、钙、发泡剂和杂质;其中,镁和铝组成的合金体系中,镁的质量分数为66.4%,铝的质量分数为33.6%;在所述泡沫合金中,钙的质量分数为2%,发泡剂的质量分数为1.5%;镁和铝的质量分数之和大于96%。
-
公开(公告)号:CN101794159B
公开(公告)日:2012-05-23
申请号:CN201010120181.3
申请日:2010-03-08
Applicant: 东南大学
IPC: G05F3/20
Abstract: 一种高电源电压抑制比的带隙基准电压源包括启动电路(1),正负温度系数电流产生电路(2),运放(3)及基准电压产生电路(4);启动电路(1),正负温度系数电流产生电路(2),运放(3)及基准电压产生电路(4)的直流电输入端分别连接直流电源Vcc,启动电路(1)的输出端接正负温度系数电流产生电路(2)的第一输入端,正负温度系数电流产生电路(2)的第一输出端与运放(3)的第一输入端相连,正负温度系数电流产生电路(2)的第二输出端与运放(3)的第二输入端相连,正负温度系数电流产生电路(2)的第三输出端与基准电压产生电路(4)的第一输入端相连接,运放(3)的第一输出端接正负温度系数电流产生电路(2)的第二输入端。
-
-
-
-
-
-
-
-
-