一种可进行后台数字校准的流水线式模数转换器

    公开(公告)号:CN102075189B

    公开(公告)日:2014-12-17

    申请号:CN201110039184.9

    申请日:2011-02-16

    Applicant: 东南大学

    Abstract: 本发明公开了一种可进行后台数字校准的流水线式模数转换器,包括依次串联的采样保持电路、M个可校准级电路模块、N个级电路模块和后级模数转换模块,其中每一个可校准级电路模块连接一个与之相对应的数字校准级电路,级电路模块和后级模数转换模块的量化值输出端口与延时及错位相加模块相连接,延时及错位相加模块的输出端反向依次串联接入数字校准级电路。本发明提供的流水线式模数转换器,思路新颖,模拟电路结构简单,仅在现有技术结构的基础上增加了伪随机数发生器和多路选择开关,并能够在工作过程中不影响其他模拟电路的工作;同时,数字电路部分的原理简单、实现容易,能够明显减小流水线式ADC的误差,提高其线性度,改善其动态性能。

    高速全差分时钟占空比校准电路

    公开(公告)号:CN102111132B

    公开(公告)日:2013-01-30

    申请号:CN201110004192.X

    申请日:2011-01-11

    Applicant: 东南大学

    CPC classification number: H03K3/017 H03K5/1565

    Abstract: 一种应用于解决在高速系统中对时钟占空比进行校准的高速全差分时钟占空比校准电路。该电路采用连续时间积分器检测占空比,直接在时钟传播链路上调整占空比从而提高工作速度。该电路使用全差分的电路结构,在指定工艺下能在更高、更宽的频率范围内进行占空比校准。并对工艺失配以及共模噪声都具有较好的抑制力。该电路包括了调整级ADJ1和ADJ2、第一缓冲级BUF1、第二缓冲级BUF2和占空比检测级DCD。

    一种超低功耗恒定包络收发系统及其实现方法

    公开(公告)号:CN102082579B

    公开(公告)日:2013-10-30

    申请号:CN201010620656.5

    申请日:2010-12-31

    Applicant: 东南大学

    CPC classification number: Y02D70/40

    Abstract: 一种超低功耗恒定包络收发系统及其实现方法,包括层叠电流复用模块、无源混频器、自适应增益混频器、可重构滤波器、峰值检测模块、锁相环和收发天线,层叠电流复用模块设有压控振荡器、分频器、低噪声放大器和功率放大器。本发明把收发系统中模块进行大量整合,多处实现电流复用和模块的可重构,接收机根据接收信号强度大小自动调节偏置电流,从而实现对功耗动态调整,以实现整个接收机超低功耗。本发明相对于传统收发系统具有超低的功耗,结构简单,设计方便。

    一种返回式电流复用混频器

    公开(公告)号:CN102111109B

    公开(公告)日:2013-01-30

    申请号:CN201110004140.2

    申请日:2011-01-11

    Applicant: 东南大学

    CPC classification number: H03D7/1425

    Abstract: 一种返回式电流复用混频器,该混频器包含跨导放大级和混频级以及高通及低通滤波网络;跨导放大级为电流复用CMOS结构,将输入射频信号转化为射频电流,经过高通滤波网络去除低频成分后注入到混频级,经过混频级的调制作用生成输出中频信号。该中频信号经过低通滤波网络去除高频成分后被再次送到输入跨导放大级,经跨导放大级放大后输出,该混频器跨导级使用了电流复用技术,且输入射频和输出中频信号共用同一个跨导放大级,具有节约功耗、节约电路结构、转换增益高的特点。

    高速全差分时钟占空比校准电路

    公开(公告)号:CN102111132A

    公开(公告)日:2011-06-29

    申请号:CN201110004192.X

    申请日:2011-01-11

    Applicant: 东南大学

    CPC classification number: H03K3/017 H03K5/1565

    Abstract: 一种应用于解决在高速系统中对时钟占空比进行校准的高速全差分时钟占空比校准电路。该电路采用连续时间积分器检测占空比,直接在时钟传播链路上调整占空比从而提高工作速度。该电路使用全差分的电路结构,在指定工艺下能在更高、更宽的频率范围内进行占空比校准。并对工艺失配以及共模噪声都具有较好的抑制力。该电路包括了调整级ADJ1和ADJ2、第一缓冲级BUF1、第二缓冲级BUF2和占空比检测级DCD。

    一种返回式电流复用混频器

    公开(公告)号:CN102111109A

    公开(公告)日:2011-06-29

    申请号:CN201110004140.2

    申请日:2011-01-11

    Applicant: 东南大学

    CPC classification number: H03D7/1425

    Abstract: 一种返回式电流复用混频器,该混频器包含跨导放大级和混频级以及高通及低通滤波网络;跨导放大级为电流复用CMOS结构,将输入射频信号转化为射频电流,经过高通滤波网络去除低频成分后注入到混频级,经过混频级的调制作用生成输出中频信号。该中频信号经过低通滤波网络去除高频成分后被再次送到输入跨导放大级,经跨导放大级放大后输出,该混频器跨导级使用了电流复用技术,且输入射频和输出中频信号共用同一个跨导放大级,具有节约功耗、节约电路结构、转换增益高的特点。

    一种超低功耗恒定包络收发系统及其实现方法

    公开(公告)号:CN102082579A

    公开(公告)日:2011-06-01

    申请号:CN201010620656.5

    申请日:2010-12-31

    Applicant: 东南大学

    CPC classification number: Y02D70/40

    Abstract: 一种超低功耗恒定包络收发系统及其实现方法,包括层叠电流复用模块、无源混频器、自适应增益混频器、可重构滤波器、峰值检测模块、锁相环和收发天线,层叠电流复用模块设有压控振荡器、分频器、低噪声放大器和功率放大器。本发明把收发系统中模块进行大量整合,多处实现电流复用和模块的可重构,接收机根据接收信号强度大小自动调节偏置电流,从而实现对功耗动态调整,以实现整个接收机超低功耗。本发明相对于传统收发系统具有超低的功耗,结构简单,设计方便。

    一种可进行后台数字校准的流水线式模数转换器

    公开(公告)号:CN102075189A

    公开(公告)日:2011-05-25

    申请号:CN201110039184.9

    申请日:2011-02-16

    Applicant: 东南大学

    Abstract: 本发明公开了一种可进行后台数字校准的流水线式模数转换器,包括依次串联的采样保持电路、M个可校准级电路模块、N个级电路模块和后级模数转换模块,其中每一个可校准级电路模块连接一个与之相对应的数字校准级电路,级电路模块和后级模数转换模块的量化值输出端口与延时及错位相加模块相连接,延时及错位相加模块的输出端反向依次串联接入数字校准级电路。本发明提供的流水线式模数转换器,思路新颖,模拟电路结构简单,仅在现有技术结构的基础上增加了伪随机数发生器和多路选择开关,并能够在工作过程中不影响其他模拟电路的工作;同时,数字电路部分的原理简单、实现容易,能够明显减小流水线式ADC的误差,提高其线性度,改善其动态性能。

Patent Agency Ranking