-
公开(公告)号:CN1599254B
公开(公告)日:2010-04-07
申请号:CN200410041821.6
申请日:2004-08-31
Applicant: 东南大学
Abstract: 本发明公开一种可在芯片中使用的电容失配校准装置,由被校准电容、比较器失调校准电容、校准电容和比较器组成,被校准电容、比较器失调校准电容和校准电容的一端与比较器的反相输入端连接,被校准电容的另一端分别接输入电压,被校准电容的对称电容,比较器失调校准电容的对称电容和校准电容的对称电容的一端与比较器的同相输入端连接,其另一端接地,在比较器的输出端上分别连接有反馈失配调整电路和反馈失调调整电路。本发明的电容失配补偿电路采用自适应调整失配校准电容上的电荷,提高了电路的速度,消除了晶体管开关引起的沟道电荷注入和时钟馈通对电容失配的影响;提高了电路的速度,并有利于提高电容匹配精度。
-
-
公开(公告)号:CN100570529C
公开(公告)日:2009-12-16
申请号:CN200810020325.0
申请日:2008-02-29
Applicant: 东南大学
IPC: G05F3/24
Abstract: 基准电压源电路的电压预调节电路的输出电压可作为基准电压源电路的工作电压,减小基准输出对于电源电压的依赖,有效的提高基准电压输出的电源抑制能力。该电压预调节电路包含电压缓起电路(11),偏置电路(12)以及负反馈调节电路(13),电压缓起电路(11)为偏置电路(12)提供偏置电压,并且为负反馈调节电路(13)提供参考电压,偏置电路(12)为负反馈调节电路(13)提供偏置电压。本发明分别将两个随电源电压变化很小的电压放大为两路电流的变化,将两路变化的电流相减并构成负反馈,通过利用负反馈抑制了电压预调节电路的输出电压跟随电源电压产生的波动,具有使输出电压不受电源电压影响的优点。
-
公开(公告)号:CN101567692A
公开(公告)日:2009-10-28
申请号:CN200910030063.0
申请日:2009-03-30
Applicant: 东南大学
IPC: H03M1/06
Abstract: 并行的高速动态元件匹配方法主要是降低了动态元件匹配算法的建立时间和硬件的复杂度,尤其适合需要高线性度的高速DAC的应用。并行转换模块(21)的输入是一个多位的串行或并行的二进制序列(Bin),经过并行转换模块(21)使得按每位的权重从高到低并行输出,即输出XnXn-1…X1,其中Xn为输入信号的最高位;并行转换模块(21)的二进制输出连到位译码单元(22),根据二进制输入信号的位权重,对每一位分别进行译码,二进制输入的其中一位Xi被译码为2i-1个Xi,1≤i≤n;伪随机序列产生模块(24)提供开关阵列(23)的控制信号,位译码单元(22)的输出编码连接到由伪随机序列控制的开关阵列模块(23),从而实现部分随机的选择输出编码,达到动态元件匹配。
-
公开(公告)号:CN100547988C
公开(公告)日:2009-10-07
申请号:CN200610040771.9
申请日:2006-06-01
Applicant: 东南大学
Abstract: 本发明公开了一种符合DVB-C标准的有线数字电视中的自适应均衡电路,此电路包含前馈抽头块运算电路(1),均衡Q路输出加法器(2),均衡I路输出加法器(3),判决电路(4),误差计算电路(5),量化电路(6),移位控制量加法电路(7)和后馈抽头块运算电路(8);通过量化电路(6)和移位控制量加法电路(7)来完成系数更新,并采用前馈抽头块运算电路(1)和后馈抽头块运算电路(8)的块处理方式,以上设计技术能有效的减少所需乘法器的数量,减低芯片设计的成本。本发明在保证性能的情况下能有效的减少实现的复杂度,同时通过星座图验证了电路的性能,结果表明能有效的消除码间干扰,具有实际的应用价值。
-
公开(公告)号:CN101515801A
公开(公告)日:2009-08-26
申请号:CN200910029262.X
申请日:2009-04-03
Applicant: 东南大学
IPC: H03K23/66
Abstract: 一种低功耗的多模可编程分频器,它包括相互级联的2/3分频单元和一或门网络。该或门网络的各级输出与2/3单元的分频比置位端一同控制各2/3单元内部相应锁存器尾电流源的开断,以节省功耗。2/3单元内部的锁存器单元采用传统的源耦合结构和在此基础上改进的带开关控制的源耦合结构。本发明的分频器电路结构简洁,在偶数分频时,可节省25%以上的功耗,最大可节省功耗50%。在不同的分频比下,平均节省功耗大约为21%。
-
公开(公告)号:CN100490312C
公开(公告)日:2009-05-20
申请号:CN200710020547.8
申请日:2007-03-12
Applicant: 东南大学
IPC: H03F3/45
Abstract: 开关电容系统的共模反馈电路,属于运算放大器电路设计的技术领域。该共模反馈电路由采样相共模反馈电路和传输相共模反馈电路组成,它们的相应输出、输入端连接在一起,作为该共模反馈电路的输出、输入端,通过在采样相和传输相分别利用相应不同的反馈电路交替进行共模反馈,改变了常规电路中运算放大器输出端负载的共模反馈结构,避免了常规结构中共模反馈建立端的极零点对,减小了共模反馈的建立时间,提高了共模反馈的建立速度。在多通道时分交织型模数转换器中使用时,使第一电容、第二电容、第三电容、第四电容的电容值相等,则采样相与输出相具有相同的输出负载,还可以避免不同通道间出现失配,从而能够较大幅度地减小输出误差。
-
公开(公告)号:CN101399540A
公开(公告)日:2009-04-01
申请号:CN200810155835.9
申请日:2008-10-10
Applicant: 东南大学
IPC: H03K23/66
Abstract: 一种50%占空比的高速宽范围多模可编程分频器,包括由相互级联的基本分频单元和用于拓展分频比范围的一系列或门所组成的主分频级,还包括由一DFF触发器单元构成的2分频级,主分频级中第一级基本分频单元为2/3/4分频单元,其余为2/3分频单元,主分频级中第二级基本分频单元的模式控制信号输出端输入DFF触发器单元的触发信号端,DFF触发器单元的Q端输出分频器的最后输出fout。本发明电路结构简单,功耗低,输出信号具有低抖动特性,效果好,控制输出信号占空比至50%,偶数分频时,输出占空比为50%;奇数分频时,最差情况下输出占空比为44.4%,随着分频比的增大,输出占空比越接近50%。
-
公开(公告)号:CN101355361A
公开(公告)日:2009-01-28
申请号:CN200810157094.8
申请日:2008-09-24
Applicant: 东南大学
IPC: H03K23/50
Abstract: 一种带占空比调整的高速宽范围多模可编程分频器,包括由级联的2/3分频单元和用于拓展分频比范围的一系列或门所组成的主分频级,还包括控制级和输出级电路。本发明保证了传统的2/3分频单元级联的高速特性,又增加了输出信号的脉冲宽度,消除了输入信号周期对输出信号脉冲宽度的影响;只增加少量的与门和或门作为控制级和输出级,提高了输出信号的占空比,使得占空比控制在33.3%-66.6%之间,当分频比为2n时,占空比为50%;当分频比为2n-1时,占空比随着n的增大越趋近于50%;在特定的分频比下,呈现出极限情况时的占空比为33.3%或66.6%,相比常见的高速宽范围可编程分频器,驱动能力得到了大大提高。
-
公开(公告)号:CN101043206A
公开(公告)日:2007-09-26
申请号:CN200710020547.8
申请日:2007-03-12
Applicant: 东南大学
IPC: H03F3/45
Abstract: 开关电容系统的共模反馈电路,属于运算放大器电路设计的技术领域。该共模反馈电路由采样相共模反馈电路和传输相共模反馈电路组成,它们的相应输出、输入端连接在一起,作为该共模反馈电路的输出、输入端,通过在采样相和传输相分别利用相应不同的反馈电路交替进行共模反馈,改变了常规电路中运算放大器输出端负载的共模反馈结构,避免了常规结构中共模反馈建立端的极零点对,减小了共模反馈的建立时间,提高了共模反馈的建立速度。在多通道时分交织型模数转换器中使用时,使第一电容、第二电容、第三电容、第四电容的电容值相等,则采样相与输出相具有相同的输出负载,还可以避免不同通道间出现失配,从而能够较大幅度地减小输出误差。
-
-
-
-
-
-
-
-
-