-
公开(公告)号:CN100570529C
公开(公告)日:2009-12-16
申请号:CN200810020325.0
申请日:2008-02-29
Applicant: 东南大学
IPC: G05F3/24
Abstract: 基准电压源电路的电压预调节电路的输出电压可作为基准电压源电路的工作电压,减小基准输出对于电源电压的依赖,有效的提高基准电压输出的电源抑制能力。该电压预调节电路包含电压缓起电路(11),偏置电路(12)以及负反馈调节电路(13),电压缓起电路(11)为偏置电路(12)提供偏置电压,并且为负反馈调节电路(13)提供参考电压,偏置电路(12)为负反馈调节电路(13)提供偏置电压。本发明分别将两个随电源电压变化很小的电压放大为两路电流的变化,将两路变化的电流相减并构成负反馈,通过利用负反馈抑制了电压预调节电路的输出电压跟随电源电压产生的波动,具有使输出电压不受电源电压影响的优点。
-
公开(公告)号:CN101227184B
公开(公告)日:2011-06-22
申请号:CN200810020653.0
申请日:2008-02-19
Applicant: 东南大学
IPC: H03K5/156
Abstract: 高速占空比校准电路适用于各种高速通信传输中时钟占空比校正的应用场合,如双数据率、SRAM和流水线型处理器等,该电路中输入缓冲级(10)的输入端接输入信号(CKI);输入缓冲级的输出同时接倒相器(20)、2-1MUX(30)的第二输入端和第一占空比检测(40)的输入端;倒相器的输出端接2-1MUX(30)的第一输入端;第一占空比检测的输出端接2-1MUX(30)的第三输入端;2-1MUX(30)的输出(CKS)接占空比微调电路(50);占空比微调电路的输出(CKD)接调整级(60)的第一输入端,调整级(60)的输出接至输出缓冲器(70);输出时钟(CKO)反馈至第二占空比检测(80)的输入端;第二占空比检测(80)的输出端接调整级的第二输入端。
-
公开(公告)号:CN101236447A
公开(公告)日:2008-08-06
申请号:CN200810020325.0
申请日:2008-02-29
Applicant: 东南大学
IPC: G05F3/24
Abstract: 基准电压源电路的电压预调节电路的输出电压可作为基准电压源电路的工作电压,减小基准输出对于电源电压的依赖,有效的提高基准电压输出的电源抑制能力。该电压预调节电路包含电压缓起电路(11),偏置电路(12)以及负反馈调节电路(13),电压缓起电路(11)为偏置电路(12)提供偏置电压,并且为负反馈调节电路(13)提供参考电压,偏置电路(12)为负反馈调节电路(13)提供偏置电压。本发明分别将两个随电源电压变化很小的电压放大为两路电流的变化,将两路变化的电流相减并构成负反馈,通过利用负反馈抑制了电压预调节电路的输出电压跟随电源电压产生的波动,具有使输出电压不受电源电压影响的优点。
-
公开(公告)号:CN101227184A
公开(公告)日:2008-07-23
申请号:CN200810020653.0
申请日:2008-02-19
Applicant: 东南大学
IPC: H03K5/156
Abstract: 高速占空比校准电路适用于各种高速通信传输中时钟占空比校正的应用场合,如双数据率、SRAM和流水线型处理器等,该电路中输入缓冲级(10)的输入端接输入信号(CKI);输入缓冲级的输出同时接倒相器(20)、2-1MUX(30)的第二输入端和第一占空比检测(40)的输入端;倒相器的输出端接2-1MUX(30)的第一输入端;第一占空比检测的输出端接2-1MUX(30)的第三输入端;2-1MUX(30)的输出(CKS)接占空比微调电路(50);占空比微调电路的输出(CKD)接调整级(60)的第一输入端,调整级(60)的输出接至输出缓冲器(70);输出时钟(CKO)反馈至第二占空比检测(80)的输入端;第二占空比检测(80)的输出端接调整级的第二输入端。
-
-
-