高速串行总线中消除抖动的方法

    公开(公告)号:CN101650699B

    公开(公告)日:2011-05-04

    申请号:CN200910034952.4

    申请日:2009-09-08

    Applicant: 东南大学

    Abstract: 本发明提出高速串行总线中消除抖动的方法,该方法通过在标准高速串行总线电路中增加一个抖动消除电路,改善传输过程中的由抖动所引起的噪声影响,提高了高速串行总线传输正确率。这里的抖动消除电路是由一组D型触发器和组合逻辑电路有机构成的,该抖动消除电路可以有效消除数字电路抖动对数据传输过程的影响,使得总线数据的传输正确率得到有效提高。

    一种高精度栅源跟随采样开关

    公开(公告)号:CN101546998A

    公开(公告)日:2009-09-30

    申请号:CN200910030786.0

    申请日:2009-04-15

    Applicant: 东南大学

    Abstract: 一种高精度栅源跟随采样开关电路涉及利用栅源跟随技术的采样开关,特别是用于采样保持电路的一种高精度栅源跟随采样开关设计方法及其开关电路:通过增加驱动电路,避免了SHA的运放直接驱动栅压导通开关电路中的电容,从而通过提高存储电压电容容值,就可以提高采样开关的栅端和源端的电压,减小MOS开关的导通电阻,可有效降低采样开关管栅极的寄生电容,从而提高采样开关管的栅源提升电压。

    一种并行的高速动态元件匹配方法

    公开(公告)号:CN101567692B

    公开(公告)日:2011-03-23

    申请号:CN200910030063.0

    申请日:2009-03-30

    Applicant: 东南大学

    Abstract: 并行的高速动态元件匹配方法主要是降低了动态元件匹配算法的建立时间和硬件的复杂度,尤其适合需要高线性度的高速DAC的应用。并行转换模块(21)的输入是一个多位的串行或并行的二进制序列(Bin),经过并行转换模块(21)使得按每位的权重从高到低并行输出,即输出XnXn-1…X1,其中Xn为输入信号的最高位;并行转换模块(21)的二进制输出连到位译码单元(22),根据二进制输入信号的位权重,对每一位分别进行译码,二进制输入的其中一位Xi被译码为2i-1个Xi,1≤i≤n;伪随机序列产生模块(24)提供开关阵列(23)的控制信号,位译码单元(22)的输出编码连接到由伪随机序列控制的开关阵列模块(23),从而实现部分随机的选择输出编码,达到动态元件匹配。

    一种并行的高速动态元件匹配方法

    公开(公告)号:CN101567692A

    公开(公告)日:2009-10-28

    申请号:CN200910030063.0

    申请日:2009-03-30

    Applicant: 东南大学

    Abstract: 并行的高速动态元件匹配方法主要是降低了动态元件匹配算法的建立时间和硬件的复杂度,尤其适合需要高线性度的高速DAC的应用。并行转换模块(21)的输入是一个多位的串行或并行的二进制序列(Bin),经过并行转换模块(21)使得按每位的权重从高到低并行输出,即输出XnXn-1…X1,其中Xn为输入信号的最高位;并行转换模块(21)的二进制输出连到位译码单元(22),根据二进制输入信号的位权重,对每一位分别进行译码,二进制输入的其中一位Xi被译码为2i-1个Xi,1≤i≤n;伪随机序列产生模块(24)提供开关阵列(23)的控制信号,位译码单元(22)的输出编码连接到由伪随机序列控制的开关阵列模块(23),从而实现部分随机的选择输出编码,达到动态元件匹配。

    一种高精度栅源跟随采样开关

    公开(公告)号:CN101546998B

    公开(公告)日:2011-04-27

    申请号:CN200910030786.0

    申请日:2009-04-15

    Applicant: 东南大学

    Abstract: 一种高精度栅源跟随采样开关电路涉及利用栅源跟随技术的采样开关,特别是用于采样保持电路的一种高精度栅源跟随采样开关设计方法及其开关电路:通过增加驱动电路,避免了SHA的运放直接驱动栅压导通开关电路中的电容,从而通过提高存储电压电容容值,就可以提高采样开关的栅端和源端的电压,减小MOS开关的导通电阻,可有效降低采样开关管栅极的寄生电容,从而提高采样开关管的栅源提升电压。

    高速串行总线中消除抖动的方法

    公开(公告)号:CN101650699A

    公开(公告)日:2010-02-17

    申请号:CN200910034952.4

    申请日:2009-09-08

    Applicant: 东南大学

    Abstract: 本发明提出高速串行总线中消除抖动的方法,该方法通过在标准高速串行总线电路中增加一个抖动消除电路,改善传输过程中的由抖动所引起的噪声影响,提高了高速串行总线传输正确率。这里的抖动消除电路是由一组D型触发器和组合逻辑电路有机构成的,该抖动消除电路可以有效消除数字电路抖动对数据传输过程的影响,使得总线数据的传输正确率得到有效提高。

Patent Agency Ranking