四通道无失配时钟控制电路

    公开(公告)号:CN1777032B

    公开(公告)日:2010-12-08

    申请号:CN200510122833.6

    申请日:2005-12-06

    Applicant: 东南大学

    Abstract: 一种四通道无失配时钟控制电路,包含有全局时钟电路,四相时钟电路,两个双相非交叠时钟电路,四相时钟电路对时钟输入信号进行分频和产生四相时钟信号,全局时钟电路产生一个全局小脉冲时钟信号和屏蔽时钟信号用于双相非交叠时钟电路产生相位差为180的一对通道采样时钟信号和一对通道底板采样时钟信号,两个双相非交叠时钟电路共产生四个通道采样时钟信号和四个通道底板采样时钟信号,各通道采样时钟信号相位差均分,各通道底板采样时钟信号相位差均分,且同步与全局小脉冲时钟信号。由于有一全局时钟电路,从而消除了各通道时钟信号间的失配。输出的时钟信号完全能满足多通道模数转换器的要求。

    用于流水线型模数转换器的占空比校准电路

    公开(公告)号:CN100533984C

    公开(公告)日:2009-08-26

    申请号:CN200710019234.0

    申请日:2007-01-05

    Applicant: 东南大学

    Abstract: 用于流水线型模数转换器的占空比校准电路适用于需要进行占空比校准的流水线型模数转换器电路,该电路中输入缓冲级(10)的第一输入端(A)接输入信号(CKin),输入缓冲级(10)的第二输入端(B)接输出调整级(30)输出信号(CKd);输入缓冲级(10)第一输出端(C)的输出信号(CKout.1)接占空比检测级(20)的输入端(E),输入缓冲级(10)第二输出端(D)的输出信号(CKout.2)接输出调整级(30)的第二输入端(H);占空比检测级(20)输出端(F)的输出信号(Vctr)接输出调整级(30)的第一输入端(G);输入缓冲级(10)合成新的时钟;占空比检测级(20)将时钟占空比信息转换为电压信息,输出调整级(30)利用占空比检测级(20)的输出控制电压来调整输出信号的占空比,最后通过整形电路输出。

    开关电容系统的共模反馈电路

    公开(公告)号:CN100490312C

    公开(公告)日:2009-05-20

    申请号:CN200710020547.8

    申请日:2007-03-12

    Applicant: 东南大学

    Abstract: 开关电容系统的共模反馈电路,属于运算放大器电路设计的技术领域。该共模反馈电路由采样相共模反馈电路和传输相共模反馈电路组成,它们的相应输出、输入端连接在一起,作为该共模反馈电路的输出、输入端,通过在采样相和传输相分别利用相应不同的反馈电路交替进行共模反馈,改变了常规电路中运算放大器输出端负载的共模反馈结构,避免了常规结构中共模反馈建立端的极零点对,减小了共模反馈的建立时间,提高了共模反馈的建立速度。在多通道时分交织型模数转换器中使用时,使第一电容、第二电容、第三电容、第四电容的电容值相等,则采样相与输出相具有相同的输出负载,还可以避免不同通道间出现失配,从而能够较大幅度地减小输出误差。

    开关电容系统的共模反馈电路

    公开(公告)号:CN101043206A

    公开(公告)日:2007-09-26

    申请号:CN200710020547.8

    申请日:2007-03-12

    Applicant: 东南大学

    Abstract: 开关电容系统的共模反馈电路,属于运算放大器电路设计的技术领域。该共模反馈电路由采样相共模反馈电路和传输相共模反馈电路组成,它们的相应输出、输入端连接在一起,作为该共模反馈电路的输出、输入端,通过在采样相和传输相分别利用相应不同的反馈电路交替进行共模反馈,改变了常规电路中运算放大器输出端负载的共模反馈结构,避免了常规结构中共模反馈建立端的极零点对,减小了共模反馈的建立时间,提高了共模反馈的建立速度。在多通道时分交织型模数转换器中使用时,使第一电容、第二电容、第三电容、第四电容的电容值相等,则采样相与输出相具有相同的输出负载,还可以避免不同通道间出现失配,从而能够较大幅度地减小输出误差。

    用于流水线型模数转换器的占空比校准电路

    公开(公告)号:CN101030783A

    公开(公告)日:2007-09-05

    申请号:CN200710019234.0

    申请日:2007-01-05

    Applicant: 东南大学

    Abstract: 用于流水线型模数转换器的占空比校准电路适用于需要进行占空比校准的流水线型模数转换器电路,该电路中输入缓冲级(10)的第一输入端(A)接输入信号(CKin),输入缓冲级(10)的第二输入端(B)接输出调整级(30)输出信号(CKd);输入缓冲级(10)第一输出端(C)的输出信号(CKout.1)接占空比检测级(20)的输入端(E),输入缓冲级(10)第二输出端(D)的输出信号(CKout.2)接输出调整级(30)的第二输入端(H);占空比检测级(20)输出端(F)的输出信号(Vctr)接输出调整级(30)的第一输入端(G);输入缓冲级(10)合成新的时钟;占空比检测级(20)将时钟占空比信息转换为电压信息,输出调整级(30)利用占空比检测级(20)的输出控制电压来调整输出信号的占空比,最后通过整形电路输出。

    四通道无失配时钟控制电路

    公开(公告)号:CN1777032A

    公开(公告)日:2006-05-24

    申请号:CN200510122833.6

    申请日:2005-12-06

    Applicant: 东南大学

    Abstract: 一种四通道无失配时钟控制电路,包含有全局时钟电路,四相时钟电路,两个双相非交叠时钟电路,四相时钟电路对时钟输入信号进行分频和产生四相时钟信号,全局时钟电路产生一个全局小脉冲时钟信号和屏蔽时钟信号用于双相非交叠时钟电路产生相位差为180的一对通道采样时钟信号和一对通道底板采样时钟信号,两个双相非交叠时钟电路共产生四个通道采样时钟信号和四个通道底板采样时钟信号,各通道采样时钟信号相位差均分,各通道底板采样时钟信号相位差均分,且同步与全局小脉冲时钟信号。由于有一全局时钟电路,从而消除了各通道时钟信号间的失配。输出的时钟信号完全能满足多通道模数转换器的要求。

    多通道无失配时钟控制装置

    公开(公告)号:CN2886921Y

    公开(公告)日:2007-04-04

    申请号:CN200520134182.8

    申请日:2005-12-06

    Applicant: 东南大学

    Abstract: 本实用新型提供一种多通道无失配时钟控制装置,包含有全局时钟电路,四相时钟电路,两个双相非交叠时钟电路,四相时钟电路对时钟输入信号进行分频和产生四相时钟信号,全局时钟电路产生一个全局小脉冲时钟信号和屏蔽时钟信号用于双相非交叠时钟电路产生相位差为180的一对通道采样时钟信号和一对通道底板采样时钟信号,两个双相非交叠时钟电路共产生四个通道采样时钟信号和四个通道底板采样时钟信号,各通道采样时钟信号相位差均分,各通道底板采样时钟信号相位差均分,且同步与全局小脉冲时钟信号。由于有一全局时钟电路,从而消除了各通道时钟信号间的失配。输出的时钟信号完全能满足多通道模数转换器的要求。

Patent Agency Ranking