-
公开(公告)号:CN115276407A
公开(公告)日:2022-11-01
申请号:CN202210951664.0
申请日:2022-08-09
Applicant: 重庆邮电大学
IPC: H02M3/157
Abstract: 本发明请求保护一种基于自适应峰值电流的DC‑DC模式切换电路,属于DC‑DC轻/重载模式切换电路的技术,包括自适应峰值电流检测电路、PWM/PSM信号选择电路、自适应栅宽切换电路、降压核心电路。其中晶体管M5用于检测流过开关管M1的峰值电流,晶体管M6管用于检测流过开关管M2的峰值电流。同时为了提高轻载效率,M1管的宽长比小于M2管的宽长比。当DC‑DC工作在重载情况下,检测到的峰值电流比较大,VSENSE>VREF,CHOOSE=1通过自适应逻辑控制电路后,开关管M1/M2同时导通,为负载提供能量。当DC‑DC工作在轻载情况下,检测到的峰值电流比较小,VSENSE
-
公开(公告)号:CN115425974B
公开(公告)日:2023-09-26
申请号:CN202211066106.2
申请日:2022-09-01
Applicant: 重庆邮电大学
IPC: H03M1/10
Abstract: 本发明请求保护一种应用于时域交织型模数转换器之中,将通道间的时钟偏差消除,解决了时域交织型模数转换器由于时钟偏差的存在降低ADC性能的问题。其中,所述方法通过将四个通道的数字输出码提取出来,按顺序排列之后,以第一个输出的数字码作为基准,将第一个通道的输出码与其他三个通道的数字码进行运算,通过若干个乘加单元,将每个通道与第一个通道的时钟偏差计算出来,利用电压与微分的关系,将由于时钟偏差产生的误差电压去除,以达到消除时钟偏差对于ADC的动态性能的影响。该校准方法无需额外参考通道,对于输入信号无特定要求,只需要一个校准周期就能将多个通道同时校准完成,控制逻辑简单,可以达到以较小的代价快速校准时钟偏差的目的。
-
公开(公告)号:CN115276407B
公开(公告)日:2023-09-26
申请号:CN202210951664.0
申请日:2022-08-09
Applicant: 重庆邮电大学
IPC: H02M3/157
Abstract: 本发明请求保护一种基于自适应峰值电流的DC‑DC模式切换电路,属于DC‑DC轻/重载模式切换电路的技术,包括自适应峰值电流检测电路、PWM/PSM信号选择电路、自适应栅宽切换电路、降压核心电路。其中晶体管M5用于检测流过开关管M1的峰值电流,晶体管M6管用于检测流过开关管M2的峰值电流。同时为了提高轻载效率,M1管的宽长比小于M2管的宽长比。当DC‑DC工作在重载情况下,检测到的峰值电流比较大,VSENSE>VREF,CHOOSE=1通过自适应逻辑控制电路后,开关管M1/M2同时导通,为负载提供能量。当DC‑DC工作在轻载情况下,检测到的峰值电流比较小,VSENSE
-
公开(公告)号:CN115378231A
公开(公告)日:2022-11-22
申请号:CN202210961176.8
申请日:2022-08-09
Applicant: 重庆邮电大学
Abstract: 本发明请求保护一种基于零电流检测的DC‑DC变换器调制模式切换电路,属于集成电路技术领域。包括CCM/DCM判断电路、PWM/PFM选择电路和功率管开关。其中CCM/DCM判断电路用于判断DC‑DC变换器工作模式,判断DC‑DC变换器是工作在DCM模式还是CCM模式。PWM/PFM调制电路用于产生PWM调制信号和PFM调制信号,分别用于DC‑DC的CCM工作模式和DCM工作模式。功率开关管有一组大尺寸功率开关管MH1和ML1,一组小尺寸功率开关管MH和ML,小尺寸功率开关主要用在DCM模式来减小开关损耗。PWM/PFM选择电路根据CCM/DCM判断电路产生的判断信号VCTL来进行PWM调制模式和PFM调制模式的选择,并且对功率开关管尺寸进行选择。
-
公开(公告)号:CN114878901A
公开(公告)日:2022-08-09
申请号:CN202210571587.6
申请日:2022-05-24
Applicant: 重庆邮电大学
IPC: G01R19/175
Abstract: 本发明请求保护一种可消除比较器失调电压影响的DC‑DC过零电流检测电路,包括比较器1、比较器1'、开关1、开关2、电容C、D触发器、电压叠加电路、功率管开关节点端信号VX、地端口GND和功率管开关控制信号VZCD。其中,比较器1的输出控制D触发器,D触发器的输出信号Q1和Q2分别控制开关1、开关2。电容C主要通过开关1来采集比较器的失调电压VOFFSET,通过开关2将采集到的比较器失调电压VOFFSET传输到电压叠加电路中并与功率管开关节点信号端VX叠加产生新的信号VX+VOFFSET输入到比较器1'中与GND比较产生功率管开关控制信号VZCD,信号VX+VOFFSET输入到比较器时,相当于抵消掉比较器失调电压VOFFSET。从而消除比较器失调电压对过零电流检测电路的影响。
-
公开(公告)号:CN115441871A
公开(公告)日:2022-12-06
申请号:CN202211132495.4
申请日:2022-09-08
Applicant: 重庆邮电大学
IPC: H03M1/10
Abstract: 本发明请求保护一种应用于流水线ADC的自适应后台校准系统,包括:采样保持模块,第一变频单元、第二变频单元,低速高精度ADC、待校准流水ADC、LMS自适应滤波器以及减法器;可校准流水线ADC因电容失配、有限运放增益、运放失调等非理想因素造成的线性误差。通过使用低速但高精度的ADC作为基准,与待校准的流水线ADC并联,并将两者的数字输出的差值送到数字自适应滤波器中进行处理,使流水线ADC的输出不断逼近低速但高精度ADC输出,从而达到数字校准的目的。这个过程中,正常的转换过程不受影响,不会降低原ADC的转换速度,具有校准精度高,收敛速度快、跟踪能力强等优点。
-
公开(公告)号:CN114978188A
公开(公告)日:2022-08-30
申请号:CN202210573766.3
申请日:2022-05-24
Applicant: 重庆邮电大学
IPC: H03M3/00
Abstract: 本发明请求保护一种基于二阶增量式sigma delta ADC的电容适配电路,包括反馈通路、量化器、第一级、第二级积分器、第一、第二、第三前馈通路、电容适配网络;反馈通路连接于第一级积分器对应的求和节点的输入端和量化器的输出端之间,将量化器输出的输出信号进行处理得到反馈信号;第一前馈通路连接于调制器的输出端和量化器的输入端之间,第二前馈通路连接于第一级积分器的输出端和量化器的输入端之间,第三前馈通路连接于第二级积分器的输出端和量化器的输入端之间,前馈通路在量化之前对输入信号与第一级、第二级积分器的输出信号进行加权求和;电容适配网络连接在第一级积分器的输出与第二级积分器的输入之间,用于根据输入信号的幅值匹配不同的参数。
-
公开(公告)号:CN115378231B
公开(公告)日:2024-09-20
申请号:CN202210961176.8
申请日:2022-08-09
Applicant: 重庆邮电大学
Abstract: 本发明请求保护一种基于零电流检测的DC‑DC变换器调制模式切换电路,属于集成电路技术领域。包括CCM/DCM判断电路、PWM/PFM选择电路和功率管开关。其中CCM/DCM判断电路用于判断DC‑DC变换器工作模式,判断DC‑DC变换器是工作在DCM模式还是CCM模式。PWM/PFM调制电路用于产生PWM调制信号和PFM调制信号,分别用于DC‑DC的CCM工作模式和DCM工作模式。功率开关管有一组大尺寸功率开关管MH1和ML1,一组小尺寸功率开关管MH和ML,小尺寸功率开关主要用在DCM模式来减小开关损耗。PWM/PFM选择电路根据CCM/DCM判断电路产生的判断信号VCTL来进行PWM调制模式和PFM调制模式的选择,并且对功率开关管尺寸进行选择。
-
公开(公告)号:CN116208149A
公开(公告)日:2023-06-02
申请号:CN202211582720.4
申请日:2022-12-08
Applicant: 重庆邮电大学 , 中国电子科技集团公司第二十四研究所
IPC: H03M1/10
Abstract: 本发明请求保护一种基于反三角函数的时钟偏差数字校准系统及方法,解决了时域交织型模数转换器由于时钟偏差的存在降低ADC性能的问题。其中,所述方法通过将四个通道的数字输出码提取出来,根据通道的工作顺序,将其取反三角函数,利用反三角函数的值求得相应的时间值,求得的时间值与我们所制定的标准的时间值存在一个差值,得到的差值即为我们所求得的时钟偏差,利用电压与微分的关系,将由于时钟偏差产生的误差电压去除,以达到消除时钟偏差对于ADC的动态性能的影响。该校准方法无需额外参考通道,对于输入信号无特定要求,一个校准周期就能将多个通道同时校准完成,控制逻辑简单,可以达到以较小的代价快速校准时钟偏差的目的。
-
公开(公告)号:CN115425974A
公开(公告)日:2022-12-02
申请号:CN202211066106.2
申请日:2022-09-01
Applicant: 重庆邮电大学
IPC: H03M1/10
Abstract: 本发明请求保护一种应用于时域交织型模数转换器之中,将通道间的时钟偏差消除,解决了时域交织型模数转换器由于时钟偏差的存在降低ADC性能的问题。其中,所述方法通过将四个通道的数字输出码提取出来,按顺序排列之后,以第一个输出的数字码作为基准,将第一个通道的输出码与其他三个通道的数字码进行运算,通过若干个乘加单元,将每个通道与第一个通道的时钟偏差计算出来,利用电压与微分的关系,将由于时钟偏差产生的误差电压去除,以达到消除时钟偏差对于ADC的动态性能的影响。该校准方法无需额外参考通道,对于输入信号无特定要求,只需要一个校准周期就能将多个通道同时校准完成,控制逻辑简单,可以达到以较小的代价快速校准时钟偏差的目的。
-
-
-
-
-
-
-
-
-