一种串扰抑制的控制电路和控制方法

    公开(公告)号:CN116388532A

    公开(公告)日:2023-07-04

    申请号:CN202310166948.3

    申请日:2023-02-24

    Abstract: 本发明涉及半导体领域,公开了一种串扰抑制的控制电路和控制方法,控制电路包括检测模块、电平翻转模块、上桥臂串扰抑制模块及下桥臂串扰抑制模块;检测PWM控制信号的下降沿产生翻转信号,对次级控制信号进行电平翻转,使能翻转后的次级控制信号交替导通上桥臂串扰抑制模块及下桥臂串扰抑制模块,在上下桥臂发生串扰之前提前吸收掉上下桥臂导通至关断时刻产生的串扰应力,从而实现对上下桥臂的串扰现象主动抑制,在不牺牲上下桥臂开关器件的开关速度、开关损耗的前提下,可高效可靠的实现对上桥臂和下桥臂的串扰现象的主动抑制,提高开关器件的可靠性,且电路结构易于实现,成本低。

    一种GCT单元胞门阴极特性识别装置和方法

    公开(公告)号:CN116318093A

    公开(公告)日:2023-06-23

    申请号:CN202310131069.7

    申请日:2023-02-07

    Abstract: 本发明涉及半导体制造领域,公开了一种GCT单元胞门阴极特性识别装置和方法,装置包括电源模块,为检测模块输出第一电压参考地的电压;检测模块,分别与GCT单元胞门极端和阴极端连接,用于检测GCT单元胞门阴极梳条的状态,输出第一电压参考地的第一检测信号;处理模块,将第一检测信号转换为第二电压参考地的第二检测信号,第二电压参考地为GCT单元胞关断电路的电压参考地;控制模块,根据第二检测信号使能控制信号,控制信号用于控制GCT单元胞关断电路的导通状态。通过在GCT单元胞门阴极之间设计该识别装置,对GCT单元胞门阴极梳条状态进行识别,避免在施加驱动供电时导致GCT芯片被烧损,实现对GCT芯片的保护。

    基于FPGA的功率组件系统故障数据采集方法及系统

    公开(公告)号:CN110531646B

    公开(公告)日:2021-06-22

    申请号:CN201810505044.8

    申请日:2018-05-24

    Abstract: 本发明提供了一种基于FPGA的功率组件系统故障数据采集方法及系统。该方法包括:获取功率组件系统的状态信息;根据功率组件系统的状态信息,判断功率组件系统是否出现故障或存在出现故障的风险;在判断出功率组件系统出现故障或存在出现故障的风险的情况下,由功率组件系统具有的FPGA执行故障数据的采集、处理、存储和传输操作,实现了整个功率组件系统的高度资源整合。如此设置,不仅能够减少外围模块电路的数量,降低成本,而且还能够降低外围电路PCB布线布局的复杂程度,提高系统的稳定性和可靠性。

Patent Agency Ranking