一种支持多种速率的自适应型1553B总线编解码方法

    公开(公告)号:CN120011291A

    公开(公告)日:2025-05-16

    申请号:CN202510161125.0

    申请日:2025-02-13

    Abstract: 本发明属于集成电路领域,公开了一种支持多种速率的自适应型1553B总线编解码方法,该1553B总线编码方法包括:编码器根据三位模式配置寄存器的CFG 3bit值进行速率自适应模式选择,所述自适应模式包括两种速率自适应模式、三种速率自适应模式;获取两种速率自适应模式需编码起始消息高5位的十进制数,读取第一组32位寄存器该10进制数对应位的值;若第一组32位寄存器该10进制数对应位的值为0,输出两种速率自适应模式中低速总线速率,否则输出两种速率自适应模式中高速总线速率;解决现有技术中两种或三种不同速率的1553B总线传输需要多种器件和多套独立的1553B总线线缆实现传输的要求,存在占用PCB布局面积大、系统复杂度提升、浪费线缆资源、功耗大的技术问题。

    一种无阻塞可重构SpaceFibre总线交叉开关及控制方法

    公开(公告)号:CN111404791B

    公开(公告)日:2021-12-14

    申请号:CN202010157793.3

    申请日:2020-03-09

    Abstract: 一种无阻塞可重构SpaceFibre总线交叉开关及控制方法,总线交叉开关包括n个端口读逻辑模块、n个端口交换模块以及多端口交互判断模块;n个端口读逻辑模块接收n个端口的交换数据并对应发送至n个端口交换模块,通过n个端口交换模块产生各端口的读信号与写信号,多端口交互判断模块将n个端口交换模块产生的输出信号进行连接判断后选择输出;所有的端口读逻辑模块以及所有的端口交换模块相同,根据n的数量例化对应的模块数量。本发明的控制方法数据处理流程清晰,能够做到最快速度的交换,极大的提高了再次设计效率,具有可扩展与可移植性,能够有效提高光纤通讯中交换机的性能。

    一种高速曼彻斯特编码信号再生及驱动控制方法

    公开(公告)号:CN109412601A

    公开(公告)日:2019-03-01

    申请号:CN201811210179.8

    申请日:2018-10-17

    Abstract: 本发明公开了一种高速曼彻斯特编码信号再生及驱动控制方法,对总线上的双向高速曼彻斯特编码信号进行双向识别,当总线一端出现有效信号时,对该端正负信号进行采样识别同时开始锁存得到锁存后信号,将该端正负信号称为A组信号,将锁存后信号称为B组信号,当A组信号识别到有效的4Mbps或10Mbps曼彻斯特编码信号同步头时,对B组信号进行再生,再生后从另一端口发送出去,总线另一端处理方法与上述方法一致,当总线两端均未出现有效的高速曼彻斯特编码信号时,总线两端则处于空闲状态。本发明有效解决了4Mbps、10Mbps高速1553B总线网络规模受限的问题。

    一种高速曼彻斯特编码信号再生及驱动控制方法

    公开(公告)号:CN109412601B

    公开(公告)日:2022-08-12

    申请号:CN201811210179.8

    申请日:2018-10-17

    Abstract: 本发明公开了一种高速曼彻斯特编码信号再生及驱动控制方法,对总线上的双向高速曼彻斯特编码信号进行双向识别,当总线一端出现有效信号时,对该端正负信号进行采样识别同时开始锁存得到锁存后信号,将该端正负信号称为A组信号,将锁存后信号称为B组信号,当A组信号识别到有效的4Mbps或10Mbps曼彻斯特编码信号同步头时,对B组信号进行再生,再生后从另一端口发送出去,总线另一端处理方法与上述方法一致,当总线两端均未出现有效的高速曼彻斯特编码信号时,总线两端则处于空闲状态。本发明有效解决了4Mbps、10Mbps高速1553B总线网络规模受限的问题。

    一种无阻塞可重构SpaceFibre总线交叉开关及控制方法

    公开(公告)号:CN111404791A

    公开(公告)日:2020-07-10

    申请号:CN202010157793.3

    申请日:2020-03-09

    Abstract: 一种无阻塞可重构SpaceFibre总线交叉开关及控制方法,总线交叉开关包括n个端口读逻辑模块、n个端口交换模块以及多端口交互判断模块;n个端口读逻辑模块接收n个端口的交换数据并对应发送至n个端口交换模块,通过n个端口交换模块产生各端口的读信号与写信号,多端口交互判断模块将n个端口交换模块产生的输出信号进行连接判断后选择输出;所有的端口读逻辑模块以及所有的端口交换模块相同,根据n的数量例化对应的模块数量。本发明的控制方法数据处理流程清晰,能够做到最快速度的交换,极大的提高了再次设计效率,具有可扩展与可移植性,能够有效提高光纤通讯中交换机的性能。

    一种电气自动化测试系统、方法、设备及存储介质

    公开(公告)号:CN112904125A

    公开(公告)日:2021-06-04

    申请号:CN202110092080.8

    申请日:2021-01-23

    Abstract: 本发明公开了一种电气自动化测试系统、方法、设备及存储介质,属于信息处理技术领域,通过对模拟量的数字化处理实现高效批产用总线产品电气自动化测试,通过响应评估模块计算出正确的采样时间触发数字化处理模块完成电气参数模拟量到数字量的转换,再通过对数字量的计算,实现电气参数的自动化测试。使用该发明提出的一种高效批产用总线产品电气自动化测试方法,只需要对被测器件的工作模式进行配置后,即可自动化完成各个电气测试项的测试,并完成数据记录,生成结果报表。本发明有效解决了传统总线产品电气测试方法效率低,测试结果容易产生误差的问题。

    一种高速1553B总线信号解码器设计方法

    公开(公告)号:CN109327366A

    公开(公告)日:2019-02-12

    申请号:CN201811210171.1

    申请日:2018-10-17

    Abstract: 本发明公开了一种高速1553B总线信号解码器设计方法,首先解码器对接收的高速1553B正负端信号进行毛刺滤波得到解码信号;其次解码器根据曼彻斯特编码方式对解码信号进行划分,将解码信号状态分成初始态、同步头识别态、位识别态、位识别循环态、校验位识别态、非法态和结束态。本发明可以将通过1553B线缆传输后的出现波形畸变的10Mbps 1553B总线信号进行正确识别,实现对10Mbps 1553总线信号的有效解析。

Patent Agency Ranking