-
公开(公告)号:CN114894046B
公开(公告)日:2023-11-10
申请号:CN202210563674.7
申请日:2022-05-23
Applicant: 西安微电子技术研究所
IPC: F42B35/00
Abstract: 一种通用开关量脉冲智能接口测试卡,包括集成在一块板卡上的:总线控制器,用于提供标准的PCI总线接口和Local总线接口,作为从设备响应PCI总线操作,通过Local总线与FPGA相连,对本地设备进行访问;同时,根据应用需求,作为PCI总线主设备,提供DMA数据传输功能;FPGA,用于与总线控制器的局部时钟信号、地址数据信号、状态控制信号和局部总线仲裁信号进行连接,实现时钟管理、复位管理、中断分配、开关量输入/输出、脉冲量采集/输出以及与其它外围器件的控制逻辑和译码功能。本发明结合总线控制器与FPGA的架构实现标准化设计,实现不同开关量脉冲接口的测试需求,有效提高测试效率。
-
公开(公告)号:CN112230578B
公开(公告)日:2022-04-19
申请号:CN202011099118.6
申请日:2020-10-14
Applicant: 西安微电子技术研究所
IPC: G05B19/042
Abstract: 一种双核多外设SoC的标准综合控制单元,包括处理器核均为DSP的主SoC与从SoC,主SoC与从SoC之间通过LINK、UART及HPI互联,主SoC与从SoC连接各自的供电模块以及存储模块;主SoC与从SoC通过时钟、复位电路连接FPGA,主SoC与FPGA之间设置ED BUS、EA BUS、CONTROL BUS、URAT、1553B及PWM,从SoC与FPGA之间设置ED BUS、EA BUS、CONTROL BUS、URAT及PWM;FPGA连接FPGA供电模块,FPGA通过若干路IO连接其它标准化接口模块,标准化接口模块与对外接插件之间交互接口信号。本发明能够提高SoC芯片设计复用率。
-
公开(公告)号:CN112230955A
公开(公告)日:2021-01-15
申请号:CN202011097888.7
申请日:2020-10-14
Applicant: 西安微电子技术研究所
Abstract: 一种基于双核ARM SoC计算机FPGA重构系统及操作方法,系统包括双核ARM SoC与FPGA,FPGA包括输入开关量采集逻辑模块、输出开关量控制逻辑模块、中断处理逻辑模块、AD智能采集模块、时钟输出模块、遥测UART模块以及CAN核模块;双核ARM SoC与FPGA之间连接EMIF总线、UART总线以及FPGA重构配置引脚;双核ARM SoC连接DDR3 RAM及FLASH,通过1553B通讯接口实现外设与计算机的通信。本发明还提供了该系统的操作方法。本发明能实现器件自主可控,简化测试流程,并可以实现FPGA程序在线升级。
-
公开(公告)号:CN112230578A
公开(公告)日:2021-01-15
申请号:CN202011099118.6
申请日:2020-10-14
Applicant: 西安微电子技术研究所
IPC: G05B19/042
Abstract: 一种双核多外设SoC的标准综合控制单元,包括处理器核均为DSP的主SoC与从SoC,主SoC与从SoC之间通过LINK、UART及HPI互联,主SoC与从SoC连接各自的供电模块以及存储模块;主SoC与从SoC通过时钟、复位电路连接FPGA,主SoC与FPGA之间设置ED BUS、EA BUS、CONTROL BUS、URAT、1553B及PWM,从SoC与FPGA之间设置ED BUS、EA BUS、CONTROL BUS、URAT及PWM;FPGA连接FPGA供电模块,FPGA通过若干路IO连接其它标准化接口模块,标准化接口模块与对外接插件之间交互接口信号。本发明能够提高SoC芯片设计复用率。
-
公开(公告)号:CN114894046A
公开(公告)日:2022-08-12
申请号:CN202210563674.7
申请日:2022-05-23
Applicant: 西安微电子技术研究所
IPC: F42B35/00
Abstract: 一种通用开关量脉冲智能接口测试卡,包括集成在一块板卡上的:总线控制器,用于提供标准的PCI总线接口和Local总线接口,作为从设备响应PCI总线操作,通过Local总线与FPGA相连,对本地设备进行访问;同时,根据应用需求,作为PCI总线主设备,提供DMA数据传输功能;FPGA,用于与总线控制器的局部时钟信号、地址数据信号、状态控制信号和局部总线仲裁信号进行连接,实现时钟管理、复位管理、中断分配、开关量输入/输出、脉冲量采集/输出以及与其它外围器件的控制逻辑和译码功能。本发明结合总线控制器与FPGA的架构实现标准化设计,实现不同开关量脉冲接口的测试需求,有效提高测试效率。
-
公开(公告)号:CN114844352A
公开(公告)日:2022-08-02
申请号:CN202210565417.7
申请日:2022-05-23
Applicant: 西安微电子技术研究所
Abstract: 一种测试设备的智能开关电装置及方法,装置包括电源组件、测试组件及PC机组件;电源组件,用于提供多种类型电源,分别给单板产品以及测试组件供电;测试组件,由功能相同的测试卡组成,与被测产品的接口一对一测试;PC机组件,由RS422板卡以及1553板卡组成,用于实现与被测产品的1553B测试以及与测试组件的通讯,负责电源程控、弹地测试命令的发送及测试结果的显示、判别。首先由PC机组件控制电源组件加电输出28.5V;随后电源组件经28.5V转换产生多种类型电源,再根据PC机组件RS422接口发送的不同指令控制相应的继电器输出,经继电器切换的多种类型电源正常输出,测试设备完成自动加电,有效提升试验效率。
-
公开(公告)号:CN114839430A
公开(公告)日:2022-08-02
申请号:CN202210565416.2
申请日:2022-05-23
Applicant: 西安微电子技术研究所
Abstract: 本发明公开了一种基于隔离运放实现的隔离电源电压采集电路,包括分别与多路隔离电源电压相连的隔离运放,以及与隔离运放相连的模数转换器,所述模数转换器连接FPGA;多路隔离电源电压相互隔离的模拟信号经过隔离运放转换为同源模拟量,FPGA控制模数转换器进行同源模拟量的采集之后转换为数字量,数字量通过DSP计算得到当前电源电压。本发明可实现同时监测多种隔离电源,提升电源监控效果,增强电源电压采集电路的通用性和生命周期,提高设计效率,缩短研制周期。同时基于隔离运放实现的隔离电源采集电路,可有效提升整个系统的智能化水平,一旦出现异常,将通过主机发送正确指示,从而促进整个系统的稳定运行,保障系统的安全可靠性。
-
公开(公告)号:CN113613387A
公开(公告)日:2021-11-05
申请号:CN202110853126.3
申请日:2021-07-27
Applicant: 西安微电子技术研究所
Abstract: 本发明提供一种通讯接口电路模块及制作方法,本发明所述的通讯接口电路模块,将用于实现通讯功能所需的所有芯片及标准封装器件集成在一个PCB板上,使用时,将整个通讯接口电路模块安装在印制板上,相对与现有的将芯片和封装器件各自独立的设置在印制板上使用,本发明占用板面积更小,在减小板面积的同时还能腾出更多空间来发挥其他组件的功能,并且对控制系统实现小型化、轻质化有重要意义。
-
公开(公告)号:CN119961176A
公开(公告)日:2025-05-09
申请号:CN202510342462.X
申请日:2025-03-21
Applicant: 西安微电子技术研究所
IPC: G06F11/3668
Abstract: 本发明公开了一种航天专用计算机DA测试方法及平台,所述平台包括测试模块、处理器、数字万用表和矩阵板卡,将测试用例导入数字万用表和处理器,数字万用表切换至和测试用例对应的电压档,处理器用于控制矩阵板卡切换至和测试用例对应的导通状态,数字万用表通过矩阵板卡获取被测产品电压信息,测试模块对电压信息进行分析,得到相应的分析结果,在所有测试用例测试完成后,测试模块产生最终分析结果。该DA测试方法及平台有效支持了快速准确的测试点切换,无需人工读取数字多用表的数值,测试平台能够自动读取当前测试点的测试值,并且能够自动判断当前DA测试值是否正确,极大地节约了人力物力,提高了航天计算机产品DA测试的效率。
-
公开(公告)号:CN112230955B
公开(公告)日:2023-03-21
申请号:CN202011097888.7
申请日:2020-10-14
Applicant: 西安微电子技术研究所
Abstract: 一种基于双核ARM SoC计算机FPGA重构系统及操作方法,系统包括双核ARM SoC与FPGA,FPGA包括输入开关量采集逻辑模块、输出开关量控制逻辑模块、中断处理逻辑模块、AD智能采集模块、时钟输出模块、遥测UART模块以及CAN核模块;双核ARM SoC与FPGA之间连接EMIF总线、UART总线以及FPGA重构配置引脚;双核ARM SoC连接DDR3 RAM及FLASH,通过1553B通讯接口实现外设与计算机的通信。本发明还提供了该系统的操作方法。本发明能实现器件自主可控,简化测试流程,并可以实现FPGA程序在线升级。
-
-
-
-
-
-
-
-
-