-
公开(公告)号:CN113541974B
公开(公告)日:2023-04-18
申请号:CN202110730494.9
申请日:2021-06-30
Applicant: 西南电子技术研究所(中国电子科技集团公司第十研究所)
Abstract: 本发明公开的一种多通道高频数字信号同步处理装置,通道多、速度高、易扩展,调试方便。本发明通过下述技术方案实现:控制电路通过离散线对外连接LRM连接器和消息传递,通过RapidIO物理层控制电源转换电路加电和版本控制,给1‑4个DSP的版本使能工作,控制DSP的版本管理和温度、电压的采集,以太网电路使用网线和DSP交换数据,网络交换电路接收数据,将数据分发给DSP用于程序加载更新,以太网电路调试DSP信号,处理电路接收输入的差分信号,然后将多通道高频数字信号同步处理数据不断传送到硬件设备USB端点接收缓存中,之后传送到上位机,USB外部设备直接访问该硬件设备USB端点的数据缓存区,传输数据的字节数和缓冲区地址。
-
公开(公告)号:CN112187276B
公开(公告)日:2023-03-21
申请号:CN202011044863.0
申请日:2020-09-28
Applicant: 西南电子技术研究所(中国电子科技集团公司第十研究所)
IPC: H03M1/66
Abstract: 本发明公开的一种多通道DAC采样同步系统,属于高速串行接口芯片技术领域。旨在提供一种能够满足高速采样的DAC同步系统。本发明通过下述技术方实现:外部提供时钟源,FPGA加载程序,数字信号源生成模块根据时钟分配芯片提供的逻辑时钟生成数字信号源,并送入JESD204B配置模块,根据DAC芯片的通道数、DAC转换器数等信息将多通道数据组帧打包,再调用IP核提取帧数据并映射成有效的编码字,采用不同的排序方式来形成每个DAC转换器的所需的高速串行数据,DAC芯片根据配置将高速串行数据流中控制字符的帧对齐,按照JESD204B协议的要求完成解帧并输出到多通道,实现高速DAC采样多通道同步。
-
公开(公告)号:CN112260689B
公开(公告)日:2023-10-13
申请号:CN202011044795.8
申请日:2020-09-28
Applicant: 西南电子技术研究所(中国电子科技集团公司第十研究所)
IPC: H03M1/12
Abstract: 本发明公开的一种自适应延时补偿串行ADC采样系统采样校准方法,旨在提供一种时序压力小,校准可靠的采样率校准方法。本发明通过下述技术方案实现:ADC芯片通过模数AD多通道串行接口连接FPGA与时钟分电路组并联组成采样率系统;信号源通过ADC模数转换芯片配置的多通道串行数据传送到FPGA运行时延参数补偿算法,将高速串化数据转换为并行数据,时钟分电路通过时钟源CLK按需改变采样频率,利用串化因子调节差分时钟IDELAY的延时;将时延参数置入FPGA中,对齐通道内数据和时钟;AD芯片配置相关寄存器退出测试序列,输出真实采样数据和模数AD测试序列,完成校准过程,实现串行ADC采样系统输入延时的校准。
-
公开(公告)号:CN112394318B
公开(公告)日:2023-08-15
申请号:CN202011190708.X
申请日:2020-10-30
Applicant: 西南电子技术研究所(中国电子科技集团公司第十研究所)
Abstract: 本发明提出一种机载单站飞行试验内场无源定位测试系统,旨在提供一种无需进行实际空中飞行实验进行测试,在内场便可完成对整个定位功能相关的测试系统。本发明通过下述技术方案予以实现:实验导调子系统完成场景规划,生成场景配置文件并下发;载机平台模拟子系统完成响应场景配置,惯导数据下发,并产生同步信号;射频模拟子系统完成通过场景控制计算机内部的目标信号生成平台软件:根据实验导调开始实验指令,开展子系统联试及验证工作。将复杂信号模型库和目标轨迹和航迹模拟软件所产生最终所需要的波形文件,下发至射频目标模拟器,子系统准备工作随之结束,在场景控制计算机上实时显示飞行动态传输过程,以及在运动环境中辐射源的运动轨迹。
-
公开(公告)号:CN113541974A
公开(公告)日:2021-10-22
申请号:CN202110730494.9
申请日:2021-06-30
Applicant: 西南电子技术研究所(中国电子科技集团公司第十研究所)
IPC: H04L12/02 , H04L12/10 , H04L12/861 , H04L12/931 , H04L29/06
Abstract: 本发明公开的一种多通道高频数字信号同步处理装置,通道多、速度高、易扩展,调试方便。本发明通过下述技术方案实现:控制电路通过离散线对外连接LRM连接器和消息传递,通过RapidIO物理层控制电源转换电路加电和版本控制,给1‑4个DSP的版本使能工作,控制DSP的版本管理和温度、电压的采集,以太网电路使用网线和DSP交换数据,网络交换电路接收数据,将数据分发给DSP用于程序加载更新,以太网电路调试DSP信号,处理电路接收输入的差分信号,然后将多通道高频数字信号同步处理数据不断传送到硬件设备USB端点接收缓存中,之后传送到上位机,USB外部设备直接访问该数据缓存区,传输数据的字节数和缓冲区地址。
-
公开(公告)号:CN112199241B
公开(公告)日:2023-06-06
申请号:CN202011043078.3
申请日:2020-09-28
Applicant: 西南电子技术研究所(中国电子科技集团公司第十研究所)
IPC: G06F11/20
Abstract: 本发明公开的一种双网口多板卡网络热备份装置,旨在提供一种实时性强、热备份可靠性高的热备份装置。本发明通过下述技术方案实现:每个备交换板的备网口通过机箱备网线相连远端网络设备的备网口,机箱背板的高速差分信号线与其他信号处理板相连的主交换机、被交换板,在远端网络设备与每个信号处理板卡之间形成主备两条网络通道;内置于信号处理板的主网络通信网络热备份软件随时通过备用网络通道将变化的数据进行发送;每个信号处理板卡通过与远端网络相连接的固定端口检测通断,与主交换板、被交换板相连的ARM处理器实时监测信号板与远端网络设备之间网络通道的连接性,当其中一条网络通道出现断开时,自动切换到另一条网络通道。
-
公开(公告)号:CN112394318A
公开(公告)日:2021-02-23
申请号:CN202011190708.X
申请日:2020-10-30
Applicant: 西南电子技术研究所(中国电子科技集团公司第十研究所)
Abstract: 本发明提出一种机载单站飞行试验内场无源定位测试系统,旨在提供一种无需进行实际空中飞行实验进行测试,在内场便可完成对整个定位功能相关的测试系统。本发明通过下述技术方案予以实现:实验导调子系统完成场景规划,生成场景配置文件并下发;载机平台模拟子系统完成响应场景配置,惯导数据下发,并产生同步信号;射频模拟子系统完成通过场景控制计算机内部的目标信号生成平台软件:根据实验导调开始实验指令,开展子系统联试及验证工作。将复杂信号模型库和目标轨迹和航迹模拟软件所产生最终所需要的波形文件,下发至射频目标模拟器,子系统准备工作随之结束,在场景控制计算机上实时显示飞行动态传输过程,以及在运动环境中辐射源的运动轨迹。
-
公开(公告)号:CN112260689A
公开(公告)日:2021-01-22
申请号:CN202011044795.8
申请日:2020-09-28
Applicant: 西南电子技术研究所(中国电子科技集团公司第十研究所)
IPC: H03M1/12
Abstract: 本发明公开的一种自适应延时补偿串行ADC采样系统采样校准方法,旨在提供一种时序压力小,校准可靠的采样率校准方法。本发明通过下述技术方案实现:ADC芯片通过模数AD多通道串行接口连接FPGA与时钟分电路组并联组成采样率系统;信号源通过ADC模数转换芯片配置的多通道串行数据传送到FPGA运行时延参数补偿算法,将高速串化数据转换为并行数据,时钟分电路通过时钟源CLK按需改变采样频率,利用串化因子调节差分时钟IDELAY的延时;将时延参数置入FPGA中,对齐通道内数据和时钟;AD芯片配置相关寄存器退出测试序列,输出真实采样数据和模数AD测试序列,完成校准过程,实现串行ADC采样系统输入延时的校准。
-
公开(公告)号:CN112187276A
公开(公告)日:2021-01-05
申请号:CN202011044863.0
申请日:2020-09-28
Applicant: 西南电子技术研究所(中国电子科技集团公司第十研究所)
IPC: H03M1/66
Abstract: 本发明公开的一种多通道DAC采样同步系统,属于高速串行接口芯片技术领域。旨在提供一种能够满足高速采样的DAC同步系统。本发明通过下述技术方实现:外部提供时钟源,FPGA加载程序,数字信号源生成模块根据时钟分配芯片提供的逻辑时钟生成数字信号源,并送入JESD204B配置模块,根据DAC芯片的通道数、DAC转换器数等信息将多通道数据组帧打包,再调用IP核提取帧数据并映射成有效的编码字,采用不同的排序方式来形成每个DAC转换器的所需的高速串行数据,DAC芯片根据配置将高速串行数据流中控制字符的帧对齐,按照JESD204B协议的要求完成解帧并输出到多通道,实现高速DAC采样多通道同步。
-
公开(公告)号:CN112104366A
公开(公告)日:2020-12-18
申请号:CN202010891068.9
申请日:2020-08-30
Applicant: 西南电子技术研究所(中国电子科技集团公司第十研究所)
IPC: H03M1/12
Abstract: 本发明公开的一种四通道高速同步FMC采集装置,涉及测控、通信等领域采集装置。本发明通过下述技术方实现:AD采集电路以4路输入信号分别通过两级变压器,将单端信号转换为AD芯片可接收的差分信号,时钟分路电路通过倍频和分频分别输出模数转换器AD所需的采样时钟和采样同步信号,同时将两组AD采样时钟和AD采样同步信号分别送给对应的AD芯片,将同步数据送入FMC连接器,并将数据处理时钟送给信号处理载板;FMC连接器通过串行外设接口SPI配置AD芯片寄存器工作所需的值,将AD传数的两组同步信号分别提供给对应的AD,AD正常工作后将4个输出通道数据通过FMC连接器插头送给载板,完成4路中频数据同步采样和传输。
-
-
-
-
-
-
-
-
-