-
公开(公告)号:CN117035015A
公开(公告)日:2023-11-10
申请号:CN202311068912.8
申请日:2018-04-23
Applicant: 英特尔公司
Inventor: P·萨蒂 , N·斯里尼瓦萨 , 陈峰 , J·雷 , B·J·阿什博 , N·C·加洛泊凡博列斯 , E·努维塔蒂 , B·文布 , T-H·林 , K·辛哈 , R·巴瑞克 , S·S·巴格索克希 , J·E·高茨施里奇 , A·考克 , N·R·萨蒂什 , F·阿赫巴里 , D·金 , W·付 , T·T·施吕斯列尔 , J·B·马斯特罗纳尔德 , L·L·赫德 , J·H·费特 , J·S·波尔斯 , A·T·莱克 , K·瓦德亚纳桑 , D·伯克 , S·马余兰 , A·R·阿普
Abstract: 公开了一种用于促进计算优化的装置。该装置包括多个处理单元,该多个处理单元各自包括多个执行单元(EU),其中,该多个EU包括第一EU类型和第二EU类型。
-
公开(公告)号:CN111539518A
公开(公告)日:2020-08-14
申请号:CN202010356162.4
申请日:2018-04-23
Applicant: 英特尔公司
Inventor: P·萨蒂 , N·斯里尼瓦萨 , 陈峰 , J·雷 , B·J·阿什博 , N·C·加洛泊凡博列斯 , E·努维塔蒂 , B·文布 , T-H·林 , K·辛哈 , R·巴瑞克 , S·S·巴格索克希 , J·E·高茨施里奇 , A·考克 , N·R·萨蒂什 , F·阿赫巴里 , D·金 , W·付 , T·T·施吕斯列尔 , J·B·马斯特罗纳尔德 , L·L·赫德 , J·H·费特 , J·S·波尔斯 , A·T·莱克 , K·瓦德亚纳桑 , D·伯克 , S·马余兰 , A·R·阿普
Abstract: 公开了一种用于促进计算优化的装置。该装置包括多个处理单元,该多个处理单元各自包括多个执行单元(EU),其中,该多个EU包括第一EU类型和第二EU类型。
-
公开(公告)号:CN111539518B
公开(公告)日:2023-05-23
申请号:CN202010356162.4
申请日:2018-04-23
Applicant: 英特尔公司
Inventor: P·萨蒂 , N·斯里尼瓦萨 , 陈峰 , J·雷 , B·J·阿什博 , N·C·加洛泊凡博列斯 , E·努维塔蒂 , B·文布 , T-H·林 , K·辛哈 , R·巴瑞克 , S·S·巴格索克希 , J·E·高茨施里奇 , A·考克 , N·R·萨蒂什 , F·阿赫巴里 , D·金 , W·付 , T·T·施吕斯列尔 , J·B·马斯特罗纳尔德 , L·L·赫德 , J·H·费特 , J·S·波尔斯 , A·T·莱克 , K·瓦德亚纳桑 , D·伯克 , S·马余兰 , A·R·阿普
IPC: G06N3/0464 , G06N3/084 , G06T1/40
Abstract: 公开了一种用于促进计算优化的装置。该装置包括多个处理单元,该多个处理单元各自包括多个执行单元(EU),其中,该多个EU包括第一EU类型和第二EU类型。
-
公开(公告)号:CN113705789A
公开(公告)日:2021-11-26
申请号:CN202111003293.5
申请日:2018-04-23
Applicant: 英特尔公司
Inventor: P·萨蒂 , N·斯里尼瓦萨 , 陈峰 , J·雷 , B·J·阿什博 , N·C·加洛泊凡博列斯 , E·努维塔蒂 , B·文布 , T-H·林 , K·辛哈 , R·巴瑞克 , S·S·巴格索克希 , J·E·高茨施里奇 , A·考克 , N·R·萨蒂什 , F·阿赫巴里 , D·金 , W·付 , T·T·施吕斯列尔 , J·B·马斯特罗纳尔德 , L·L·赫德 , J·H·费特 , J·S·波尔斯 , A·T·莱克 , K·瓦德亚纳桑 , D·伯克 , S·马余兰 , A·R·阿普
Abstract: 公开了一种用于促进计算优化的装置。该装置包括多个处理单元,该多个处理单元各自包括多个执行单元(EU),其中,该多个EU包括第一EU类型和第二EU类型。
-
公开(公告)号:CN105009089B
公开(公告)日:2018-12-25
申请号:CN201380073000.8
申请日:2013-03-15
Applicant: 英特尔公司
Abstract: 描述一种根据一个实施例的用于促进在软件程序中指令原子性违反行为的动态和高效管理的机构。如本文中描述的方法实施例包括:在重播逻辑处从记录系统接收运行第一宏指令的第一软件线程和运行第二宏指令的第二软件线程的记录。第一软件线程和第二软件线程分别由计算装置处的处理器的第一核和第二核执行。记录系统可以记录第一和第二宏指令之间的交错。方法包括:精确地如所述交错发生的那样正确重播第一和第二宏指令的所述交错的记录。正确重播可以包括重播第一和第二宏指令的局部存储器状态和第一和第二软件线程的全局存储器状态。
-
公开(公告)号:CN108734286A
公开(公告)日:2018-11-02
申请号:CN201810368892.9
申请日:2018-04-23
Applicant: 英特尔公司
Inventor: A·R·阿普 , A·考克 , J·C·韦斯特 , M·B·麦克弗森 , L·L·赫德 , S·S·巴格索克希 , J·E·高茨施里奇 , P·萨蒂 , C·萨科斯维尔 , 马立伟 , E·乌尔德-阿迈德-瓦尔 , K·辛哈 , J·雷 , B·文布 , S·加哈吉达 , V·兰甘纳坦 , D·金
Abstract: 描述一种用于促进自主机器处的机器学习的推断协调与处理利用的机制。如本文所描述,实施例的一种方法包括:在训练时根据与包括图形处理器的处理器相关的训练数据集来检测与将要执行的一个或多个任务相关的信息。所述方法还可以包括:分析所述信息以确定能够支持所述一个或多个任务的与所述处理器相关的硬件的一个或多个部分;以及将所述硬件配置成预先选择所述一个或多个部分来执行所述一个或多个任务,而所述硬件的其他部分保持可用于其他任务。
-
公开(公告)号:CN113705789B
公开(公告)日:2024-01-16
申请号:CN202111003293.5
申请日:2018-04-23
Applicant: 英特尔公司
Inventor: P·萨蒂 , N·斯里尼瓦萨 , 陈峰 , J·雷 , B·J·阿什博 , N·C·加洛泊凡博列斯 , E·努维塔蒂 , B·文布 , T-H·林 , K·辛哈 , R·巴瑞克 , S·S·巴格索克希 , J·E·高茨施里奇 , A·考克 , N·R·萨蒂什 , F·阿赫巴里 , D·金 , W·付 , T·T·施吕斯列尔 , J·B·马斯特罗纳尔德 , L·L·赫德 , J·H·费特 , J·S·波尔斯 , A·T·莱克 , K·瓦德亚纳桑 , D·伯克 , S·马余兰 , A·R·阿普
IPC: G06N3/045 , G06N3/044 , G06N3/0464 , G06N3/0499 , G06N3/084 , G06N3/088 , G06N3/09 , G06T1/20
Abstract: 公开了一种用于促进计算优化的装置。该装置包括多个处理单元,该多个处理单元各自包括多个执行单元(EU),其中,该多个EU包括第一EU类型和第二EU类型。(56)对比文件刘金硕;刘天晓;吴慧;曾秋梅;任梦菲;顾宜淳.从图形处理器到基于GPU的通用计算.武汉大学学报(理学版).2013,(02),全文.
-
公开(公告)号:CN116362310A
公开(公告)日:2023-06-30
申请号:CN202310364303.0
申请日:2018-04-23
Applicant: 英特尔公司
Inventor: A·R·阿普 , A·考克 , J·C·韦斯特 , M·B·麦克弗森 , L·L·赫德 , S·S·巴格索克希 , J·E·高茨施里奇 , P·萨蒂 , C·萨科斯维尔 , 马立伟 , E·乌尔德-阿迈德-瓦尔 , K·辛哈 , J·雷 , B·文布 , S·加哈吉达 , V·兰甘纳坦 , D·金
Abstract: 本申请公开了在推断期间中对图形处理器的协调和增加利用。描述一种用于促进自主机器处的机器学习的推断协调与处理利用的机制。如本文所描述,实施例的一种方法包括:在训练时根据与包括图形处理器的处理器相关的训练数据集来检测与将要执行的一个或多个任务相关的信息。所述方法还可以包括:分析所述信息以确定能够支持所述一个或多个任务的与所述处理器相关的硬件的一个或多个部分;以及将所述硬件配置成预先选择所述一个或多个部分来执行所述一个或多个任务,而所述硬件的其他部分保持可用于其他任务。
-
公开(公告)号:CN108734274A
公开(公告)日:2018-11-02
申请号:CN201810368545.6
申请日:2018-04-23
Applicant: 英特尔公司
Inventor: P·萨蒂 , N·斯里尼瓦萨 , 陈峰 , J·雷 , B·J·阿什博 , N·C·加洛泊凡博列斯 , E·努维塔蒂 , B·文布 , T-H·林 , K·辛哈 , R·巴瑞克 , S·S·巴格索克希 , J·E·高茨施里奇 , A·考克 , N·R·萨蒂什 , F·阿赫巴里 , D·金 , W·付 , T·T·施吕斯列尔 , J·B·马斯特罗纳尔德 , L·L·赫德 , J·H·费特 , J·S·波尔斯 , A·T·莱克 , K·瓦德亚纳桑 , D·伯克 , S·马余兰 , A·R·阿普
Abstract: 公开了一种用于促进计算优化的装置。该装置包括多个处理单元,该多个处理单元各自包括多个执行单元(EU),其中,该多个EU包括第一EU类型和第二EU类型。
-
公开(公告)号:CN105009089A
公开(公告)日:2015-10-28
申请号:CN201380073000.8
申请日:2013-03-15
Applicant: 英特尔公司
CPC classification number: G06F9/30145 , G06F9/3009 , G06F9/3895 , G06F9/3897 , G06F9/52 , G06F11/0724 , G06F11/1438 , G06F11/1484 , G06F11/3636
Abstract: 描述一种根据一个实施例的用于促进在软件程序中指令原子性违反行为的动态和高效管理的机构。如本文中描述的方法实施例包括:在重播逻辑处从记录系统接收运行第一宏指令的第一软件线程和运行第二宏指令的第二软件线程的记录。第一软件线程和第二软件线程分别由计算装置处的处理器的第一核和第二核执行。记录系统可以记录第一和第二宏指令之间的交错。方法包括:精确地如所述交错发生的那样正确重播第一和第二宏指令的所述交错的记录。正确重播可以包括重播第一和第二宏指令的局部存储器状态和第一和第二软件线程的全局存储器状态。
-
-
-
-
-
-
-
-
-