-
公开(公告)号:CN101196661A
公开(公告)日:2008-06-11
申请号:CN200710192884.5
申请日:2007-11-28
Applicant: 精工爱普生株式会社
Inventor: 渡边贤哉
IPC: G02F1/1362 , G02F1/133 , G09G3/36
CPC classification number: G09G3/3648 , G09G3/3614 , G09G2300/0434 , G09G2300/0823 , G09G2300/0857 , G09G2320/0204 , G09G2320/0247 , G09G2320/0257
Abstract: 本发明提供一种液晶装置,通过简单的电路构成以及简单的控制,在抑制闪烁的同时,实现施加电压的高精度反相,防止图像保留,另外,在未向液晶施加电压时,在不产生直流偏置的情况下实现液晶的两极短路。积极采用横向电场方式的液晶(30),减轻驱动负载,可以使液晶的两个电极的电压迅速发生变化。存储电路(10)作为电压供给源发挥功能,施加给液晶的电压的极性反相由施加电压反相电路(20)来实现。向施加电压反相电路(20)输入互为反相的互补时钟(CK、/CK),在该互补时钟的电平发生反相的时刻,向液晶(30)供给电压的路径被高速切换。
-
公开(公告)号:CN103663348A
公开(公告)日:2014-03-26
申请号:CN201310397636.X
申请日:2013-09-04
Applicant: 精工爱普生株式会社
CPC classification number: H01L25/16 , B81C1/00238 , B81C2203/0792 , H01L23/34 , H01L23/4012 , H01L25/043 , H01L25/0657 , H01L25/117 , H01L2224/48091 , H01L2924/1461 , H01L2924/00014 , H01L2924/00
Abstract: 本发明提供电子装置,能够实现小型化。电子装置(100)包含:层叠体(2),其由设置有半导体元件的多个半导体芯片(10、20、30)层叠而成;贯通电极(4、6、8),其贯通半导体芯片(10、20、30),将多个半导体芯片(10、20、30)的半导体元件之间电连接;以及设置有MEMS元件的MEMS芯片(40),其载置在层叠体(2)上,在MEMS芯片(40)上设置有与贯通电极(8)连接的安装盘(42)。
-
公开(公告)号:CN101276110A
公开(公告)日:2008-10-01
申请号:CN200810087626.5
申请日:2008-03-25
Applicant: 精工爱普生株式会社
Inventor: 渡边贤哉
IPC: G02F1/1362 , G09G3/36
CPC classification number: G09G3/3659 , G09G3/3614 , G09G2300/0857 , G09G2300/0866 , G09G2310/0235 , G09G2320/046
Abstract: 本发明提供一种液晶装置、像素电路、有源矩阵基板及电子设备。存储电路(10)仅作为电压供给源起作用,由施加电压倒相电路(20)来实现对液晶施加的电压的极性反相。向施加电压倒相电路(20)输入彼此反相的互补时钟(S0~Sn、/S0~/Sn),设置与施加电压倒相电路及液晶连接的保持电容器(32)。在向存储电路(10)写入面数据或线数据的期间,使输入到施加电压倒相电路(20)的切换控制信号(S0~Sn、/S0~/Sn)全部为低电平,此间,向液晶元件(30)提供在保持电容器(32)中保持的之前的显示数据的电压。本发明在实现施加电压的高精度的反相的同时,还能够对应线顺序驱动和面顺序驱动。
-
公开(公告)号:CN1722299A
公开(公告)日:2006-01-18
申请号:CN200510076675.5
申请日:2005-06-13
Applicant: 精工爱普生株式会社
Inventor: 渡边贤哉
CPC classification number: G11C11/22 , G11C29/50 , G11C2029/5002
Abstract: 本发明公开了一种由疲劳和印记导致的劣化较少的铁电存储装置。该铁电存储装置包括:第一n型MOS晶体管,其栅极与字线连接;铁电电容器,其一端通过第一n型MOS晶体管连接至位线,另一端连接至板线;以及驱动板线的板线控制电路,其中,板线控制电路包括:反相器,包括第一p型MOS晶体管和第二n型MOS晶体管,输出端连接至板线;电压源,提供电压,供给到第一p型MOS晶体管的源极;以及第三n型MOS晶体管,设置在电压源和输出端之间。
-
公开(公告)号:CN102422343A
公开(公告)日:2012-04-18
申请号:CN201080020630.5
申请日:2010-03-11
Applicant: 精工爱普生株式会社
Inventor: 渡边贤哉
CPC classification number: G09G3/3614 , G09G2310/0205 , G09G2310/0283 , G09G2310/08
Abstract: 实现了高精细化或更明亮的图像显示等。电光装置包括极性反转的第一电极、与其相对的第二电极、以及夹持其间的液晶。在极性反转定时之前,扫描线驱动电路同时选择多条扫描线的两条以上(参照图中箭头Ar1),并且数据线驱动电路向数据线输出具有与其后的第一电极的电位的极性相反的极性的抵消电位。另一方面,在极性反转定时之后,扫描线驱动电路单独选择多条扫描线的各条(参照图中箭头Ar2),数据线驱动电路向数据线输出与其后的第一电极的电位的极性对应的数据电位。
-
公开(公告)号:CN100421179C
公开(公告)日:2008-09-24
申请号:CN200410095091.8
申请日:2004-11-23
Applicant: 精工爱普生株式会社
Inventor: 渡边贤哉
IPC: G11C11/409 , H03K5/13
CPC classification number: G11C11/22 , G11C7/1051 , G11C7/106 , G11C7/22 , G11C7/222 , G11C29/02 , G11C29/023 , G11C29/028 , G11C29/50 , G11C29/50012
Abstract: 本发明提供一种生成使输入信号延迟而成的输出信号的延迟电路,该延迟电路具备:具有一端及另一端的强电介质电容器:根据输入信号使一端的电位发生变化,从而使强电介质电容器的极性颠倒的装置:根据因强电介质电容器的极性颠倒而引起的另一端的电位变化,延迟输入信号,从而生成输出信号的生成装置。由此,可以使延迟时间的偏差很小。
-
公开(公告)号:CN1627445A
公开(公告)日:2005-06-15
申请号:CN200410095091.8
申请日:2004-11-23
Applicant: 精工爱普生株式会社
Inventor: 渡边贤哉
IPC: G11C11/409 , H03K5/13
CPC classification number: G11C11/22 , G11C7/1051 , G11C7/106 , G11C7/22 , G11C7/222 , G11C29/02 , G11C29/023 , G11C29/028 , G11C29/50 , G11C29/50012
Abstract: 本发明提供一种生成使输入信号延迟而成的输出信号的延迟电路,该延迟电路具备:具有一端及另一端的强电介质电容器:根据输入信号使一端的电位发生变化,从而使强电介质电容器的极性颠倒的装置:根据因强电介质电容器的极性颠倒而引起的另一端的电位变化,延迟输入信号,从而生成输出信号的生成装置。由此,可以使延迟时间的偏差很小。
-
-
-
-
-
-