一种FPGA间的高速串行通信方法
    1.
    发明公开

    公开(公告)号:CN118944760A

    公开(公告)日:2024-11-12

    申请号:CN202410931365.X

    申请日:2024-07-12

    Abstract: 本发明提供的是一种FPGA间的高速串行通信方法,其特征是:它由TX_DATA模块101、TX_CLOCK_GEN模块102、TX_RESET_CTRL模块103、TX_Aurora_8B10B模块104、TX_SFP+模块105、RX_SFP+模块106、RX_Aurora_8B10B模块107、RX_DATA模块108、RX_CLOCK_GEN模块109和RX_RESET_CTRL模块110组成。本发明可用于FPGA间的高速串行通信,可广泛用于高速数据通信领域。

    基于双频激光干涉的一种可控负高压APD驱动电路设计

    公开(公告)号:CN118655954A

    公开(公告)日:2024-09-17

    申请号:CN202410669916.X

    申请日:2024-05-28

    Abstract: 本发明提供基于双频激光干涉的一种可控负高压APD驱动电路设计的方法,所述方法为:DC/DC升压芯片对电压进行升压,二极管倍压电路对电压进行反向升压,输出负高压提供给APD正常工作,DC/DC升压芯片工作在正电压下,电流镜电路将负高压信号转换成正电压信号对DC/DC升压芯片进行负反馈控制,温度传感器实时监测APD的温度传递给FPGA芯片,FPGA芯片再将APD温度信号传递给DAC芯片,DAC芯片将数字信号转换成模拟信号用于控制DC/DC升压芯片,进而精确的实时控制APD的负高压。本发明充分发挥APD的工作性能,从而更稳定准确的获得光信号。

    一种双频激光干涉仪多板卡时钟同步的方法

    公开(公告)号:CN118659851A

    公开(公告)日:2024-09-17

    申请号:CN202410678327.8

    申请日:2024-05-29

    Abstract: 本发明提供一种双频激光干涉仪多板卡时钟同步的方法。所述方法为:主板卡参考光信号经过APD、I/V转换器、移相电路、波形转换模块后的信号作为时钟信号提供给ADC芯片,同时主板卡将经过I/V转换器的信号通过同轴电缆输出到副板卡,经过副板卡的波形转换模块后作为副板卡的时钟信号,同时测量出同轴电缆上的相位延时,在主板卡的移相电路中也延时一个相同的相位,从而达到主副板卡的时钟同步。本发明可以让多板卡之间时钟同步,降低采样误差,让系统更加的精确和稳定。

    一种FPGA间LVDS接口的高速串行通信方法

    公开(公告)号:CN116781460A

    公开(公告)日:2023-09-19

    申请号:CN202310737807.2

    申请日:2023-06-21

    Abstract: 本发明提供的是一种FPGA间的LVDS接口的高速串行通信方法,其特征是:它由SFP+光模块100、数据帧生成101、编码模块102、高低位控制103、并串转换104、单端转差分105、106、107、108、LVDS接口109、差分转单端110、111、112、113、串并转换114、高低位拼接115、解码模块116、数据帧校验117、PCIE接口118和上位机119组成。本发明可用于FPGA间的LVDS接口的高速串行通信,可广泛用于高速数据通信领域。

    一种闭环控制的激光二极管驱动方法

    公开(公告)号:CN117833016A

    公开(公告)日:2024-04-05

    申请号:CN202410004709.2

    申请日:2024-01-03

    Abstract: 本发明提供的是一种闭环控制的激光二极管驱动方法。所述方法为:根据驱动激光二极管所需的阈值电流,确定目标电信号;经ADC采集得到的正弦信号进入FPGA,经过快速傅里叶变换得到电信号的幅值,此电信号的幅值作为闭环调节所需要的电信号的幅值;根据电信号的幅值与DDS信号发生器的目标电信号的幅值,进行PID控制处理;根据PID控制处理结果,调整DDS信号发生器输出信号;完成一次闭环调节,采集新一组的信号。本发明可用于激光雷达的高精度探测中,可有效改善激光信号在传输过程中的幅值抖动与功率漂移情况。

Patent Agency Ranking