采用运算放大器共享的低功耗流水线模数转换器

    公开(公告)号:CN101277112B

    公开(公告)日:2012-07-04

    申请号:CN200810037445.1

    申请日:2008-05-15

    Applicant: 复旦大学

    Abstract: 本发明属于集成电路技术领域,具体为一种采用运算放大器共享的低功耗流水线模数转换器。该模数转换器由输入采样保持电路,6级余量增益电路,1级2位全并行模数转换器,用于运算放大器共享的切换开关,6个子模数转换器,6个子数模转换器,流水线输出时钟同步电路和数字校正电路构成;采样保持电路和6级余量增益电路依次相连,最后一级为2位全并模数转换器每级余量增益电路的输入端依次与各级子模数转换器相连;连续的两级共用一个运算放大器;经过输出时钟同步电路后得到14位数据,再经过数字校正电路进行数字校正,得到最后的8位量化输出。本模数转换器实现高速度、低功耗。

    适用于欠采样输入的流水线模数转换器

    公开(公告)号:CN1877999A

    公开(公告)日:2006-12-13

    申请号:CN200610028672.9

    申请日:2006-07-06

    Applicant: 复旦大学

    Abstract: 本发明属于集成电路技术领域,具体为一种适用于欠采样输入的流水线结构模数转换器。它由输入采样保持电路,8级余量增益流水线,1级2位全并行模数转换器,8个子模数转换器,8个子数模转换器,流水线输出时钟同步电路和数字校正电路经电路连接构成;其中采样保持电路采用栅压自举开关技术和电容翻转式采样保持结构。本发明克服了现有模数转换器的输入信号带宽不高的限制,提高了信号输入带宽范围,使模数转换器适用于更大频率范围内的信号转换。

    采用改进型折叠电路的模数转换器

    公开(公告)号:CN1271788C

    公开(公告)日:2006-08-23

    申请号:CN03116146.4

    申请日:2003-04-03

    Applicant: 复旦大学

    Abstract: 本发明是一种采用改进型折叠电路的模数转换器。它由参考电阻串、预放大和采样保持电路、粗模数转换器、折叠电路、内插电路、解码译码电路等构成,其中折叠电路由放大电路和输出电路组成,并用晶体管代替原来的电阻。本发明中,电路模块面积大大降低,输出共模电压抗干扰能力增强,功耗减少。

    采用改进型折叠电路的模数转换器

    公开(公告)号:CN1447526A

    公开(公告)日:2003-10-08

    申请号:CN03116146.4

    申请日:2003-04-03

    Applicant: 复旦大学

    Abstract: 本发明是一种采用改进型折叠电路的模数转换器。它由参考电阻串、预放大和采样保持电路、粗模数转换器、折叠电路、内插电路、解码译码电路等构成,其中折叠电路由放大电路和输出电路组成,并用晶体管代替原来的电阻。本发明中,电路模块面积大大降低,输出共模电压抗干扰能力增强,功耗减少。

    抑制输入共模漂移的流水线结构模数转换器

    公开(公告)号:CN1561000B

    公开(公告)日:2010-05-05

    申请号:CN200410016673.2

    申请日:2004-03-02

    Applicant: 复旦大学

    Abstract: 本发明为一种可抑制输入共模漂移的流水线结构模数转换器。它由输入采样保持电路、6级余量增益流水线、7个子模数转换器、6个子数模转换器、流水线输出同步电路和数字校正电路经电路连接构成。其中,采样保持电路采用栅压自举的开关技术和独立的内部输入输出共模电压结构,放在整个流水线的最前端;7个子模数转换器共产生14位的数据输出经过同步电路后,再经数字校正电路,得到最后8位量化数字输出。本模数转换器能有效抑制输入信号的直流飘移,从而降低了对输入共模信号的严格要求,减少了系统的设计难度。

    采用运算放大器共享的低功耗流水线模数转换器

    公开(公告)号:CN101277112A

    公开(公告)日:2008-10-01

    申请号:CN200810037445.1

    申请日:2008-05-15

    Applicant: 复旦大学

    Abstract: 本发明属于集成电路技术领域,具体为一种采用运算放大器共享的低功耗流水线模数转换器。该模数转换器由输入采样保持电路,6级余量增益电路,1级2位全并行模数转换器,用于运算放大器共享的切换开关,6个子模数转换器,6个子数模转换器,流水线输出时钟同步电路和数字校正电路构成;采样保持电路和6级余量增益电路依次相连,最后一级为2位全并模数转换器每级余量增益电路的输入端依次与各级子模数转换器相连;连续的两级共用一个运算放大器;经过输出时钟同步电路后得到14位数据,再经过数字校正电路进行数字校正,得到最后的8位量化输出。本模数转换器实现高速度、低功耗。

    千兆以太网发送电路中的数模转换器

    公开(公告)号:CN1561002A

    公开(公告)日:2005-01-05

    申请号:CN200410016675.1

    申请日:2004-03-02

    Applicant: 复旦大学

    Abstract: 本发明为一种千兆以太网发送电路中的数模转换器。它由温度译码模块、开关锁存器阵列模块、电流单元阵列模块和锁相环电路模块组成。系统的5bit数字信号给温度译码电路,经过编码后输出16bit数字信号,分别送入开关锁存器模块处理,得到128路数字开关信号,作为电流单元阵列的输入,并控制电流单元的打开或关闭;锁相环电路为数模转换器提供采样时钟以及用于4ns时序控制所需的一系列时钟。本发明能将输出模拟电平的转换时间控制在3ns-5ns之间。

    千兆以太网发送电路中的数模转换器

    公开(公告)号:CN100411306C

    公开(公告)日:2008-08-13

    申请号:CN200410016675.1

    申请日:2004-03-02

    Applicant: 复旦大学

    Abstract: 本发明为一种千兆以太网发送电路中的数模转换器。它由温度译码模块、开关锁存器阵列模块、电流单元阵列模块和锁相环电路模块组成。系统的5bit数字信号给温度译码电路,经过编码后输出16bit数字信号,分别送入开关锁存器模块处理,得到128路数字开关信号,作为电流单元阵列的输入,并控制电流单元的打开或关闭;锁相环电路为数模转换器提供采样时钟以及用于4ns时序控制所需的一系列时钟。本发明能将输出模拟电平的转换时间控制在3ns-5ns之间。

    用于千兆以太网接收器的回波消除电路

    公开(公告)号:CN1561010A

    公开(公告)日:2005-01-05

    申请号:CN200410016674.7

    申请日:2004-03-02

    Applicant: 复旦大学

    Abstract: 本发明为一种用于千兆以太网接收器的回波消除电路。它由信号发射器、用于发射信号的电流镜、用于镜像发射信号的电流镜、用于分压和实在阻抗匹配的电阻串、以及用于消除直流偏置的电流源组成。其中,发射信号通过电流镜,按一定的比例映射到接收端,由于发射信号为差分信号,发射端正端电流镜像到接收端的负端,发射端负端电流镜像到接收端的正端,同时发射的信号通过电阻串分流反馈到接收端。由于镜像的电流与反馈的电流极性相反,大小相同,就刚好相互抵消。而电阻串按一定比例和功耗的考虑决定发射端反馈到接收端的信号的大小。电流源用来将反馈和镜像电流中的直流分量滤掉。该回波消除电路功耗低,精度高,电路设计方便,易于工业实现。

    抑制输入共模漂移的流水线结构模数转换器

    公开(公告)号:CN1561000A

    公开(公告)日:2005-01-05

    申请号:CN200410016673.2

    申请日:2004-03-02

    Applicant: 复旦大学

    Abstract: 本发明为一种可抑制输入共模漂移的流水线结构模数转换器。它由输入采样保持电路、6级余量增益流水线、7个子模数转换器、6个子数模转换器、流水线输出同步电路和数字校正电路经电路连接构成。其中,采样保持电路采用栅压自举的开关技术和独立的内部输入输出共模电压结构,放在整个流水线的最前端;7个子模数转换器共产生14位的数据输出经过同步电路后,再经数字校正电路,得到最后8位量化数字输出。本模数转换器能有效抑制输入信号的直流飘移,从而降低了对输入共模信号的严格要求,减少了系统的设计难度。

Patent Agency Ranking