包括带隙参考电路的电路

    公开(公告)号:CN109857185A

    公开(公告)日:2019-06-07

    申请号:CN201811454708.9

    申请日:2018-11-30

    Abstract: 本揭露提供一种包括带隙参考电路的电路。带隙参考电路包括第一节点、第二节点以及第三节点。第一电阻元件连接在第二节点与第三节点之间。带隙参考电路操作以提供作为输出的参考电压。电路进一步包括连接在第一节点与第三节点之间的电流分流路径,电流分流路径可操作以调节第一电阻元件两端的电压降。

    集成电路及其制造方法
    2.
    发明公开

    公开(公告)号:CN114465618A

    公开(公告)日:2022-05-10

    申请号:CN202210039343.3

    申请日:2022-01-13

    Abstract: 本申请的实施例涉及一种集成电路及其制造方法。该集成电路包括:第一电路,具有m个并联耦合的第一单元,任一第一单元包括一个或多个串联耦合的第一晶体管;以及第二电路,具有n个并联耦合的第二单元,任一第二单元包括一个或多个串联耦合的第二晶体管。第一电路的栅极端子耦合到第二电路的栅极端子。m和n是不同的正整数。

    电压调节器供电电路以及供电方法

    公开(公告)号:CN115525095A

    公开(公告)日:2022-12-27

    申请号:CN202211033077.X

    申请日:2022-08-26

    Abstract: 本揭示文件提供一种用于向电压调节器供电的电路以及供电方法。电压调节器电路具有电性耦接至输出驱动晶体管的栅极的输出,输出驱动晶体管具有电性耦接至电压源的第一端子以及电性耦接至分压器的第一端子的第二端子,分压器具有电性耦接至接地的第二端子,且分压器具有进一步降低电压的输出。电力控制电路晶体管具有电性耦接至电压源的第一端子,电力控制电路晶体管具有电性耦接至输出驱动晶体管的栅极端的第二端子,且电力控制电路晶体管具有耦接至状态电压信号的栅极端。

Patent Agency Ranking