-
公开(公告)号:CN109887537B
公开(公告)日:2021-04-06
申请号:CN201910085242.8
申请日:2019-01-29
Applicant: 华中科技大学 , 深圳华中科技大学研究院
Abstract: 本发明公开了一种阈值电压漂移感知的LDPC码译码方法,包括:获得待译码数据所属闪存页P当前的漂移参数,以根据存储单元阈值电压分布与漂移参数的对应关系,获得当前闪存页P中存储单元的阈值电压分布D;将标准读参考电压和阈值电压分布D的各尾端点处的电压均作为采样电压,通过施加不同的采样电压确定各存储单元的阈值电压所在的电压范围[vi,vj];根据电压范围[vi,vj]计算软判决信息,并根据软判决信息对待译码数据进行LDPC码译码;其中,漂移参数包括擦写次数和数据保存时间,vi<vj。本发明能够利用存储单元阈值电压的漂移特征精确获取软判决信息,从而能够提高LDPC码的译码性能,并降低译码延迟。
-
公开(公告)号:CN109887537A
公开(公告)日:2019-06-14
申请号:CN201910085242.8
申请日:2019-01-29
Applicant: 华中科技大学 , 深圳华中科技大学研究院
Abstract: 本发明公开了一种阈值电压飘移感知的LDPC码译码方法,包括:获得待译码数据所属闪存页P当前的飘移参数,以根据存储单元阈值电压分布与飘移参数的对应关系,获得当前闪存页P中存储单元的阈值电压分布D;将标准读参考电压和阈值电压分布D的各尾端点处的电压均作为采样电压,通过施加不同的采样电压确定各存储单元的阈值电压所在的电压范围[vi,vj];根据电压范围[vi,vj]计算软判决信息,并根据软判决信息对待译码数据进行LDPC码译码;其中,飘移参数包括擦写次数和数据保存时间,vi<vj。本发明能够利用存储单元阈值电压的飘移特征精确获取软判决信息,从而能够提高LDPC码的译码性能,并降低译码延迟。
-
公开(公告)号:CN118047599A
公开(公告)日:2024-05-17
申请号:CN202410042349.5
申请日:2024-01-11
Applicant: 华中科技大学 , 华中科技大学温州先进制造技术研究院
IPC: C04B35/195 , C04B35/622 , H01B3/12
Abstract: 本发明属于微波介质陶瓷技术领域,公开了一种硅基微波介质陶瓷温频特性调控剂,具体的,提供了一种微波介质陶瓷材料作为微波介质陶瓷温频特性调节剂的应用,该微波介质陶瓷材料的化学式为(BaxSryCaz)3MgSi2O8,其中,0<x<1,0≤y<1,0≤z<1,且x+y+z=1;并且,当z=0时,0.25≤x≤0.75,0.25≤y≤0.75;当z≠0时,0.33≤x≤0.34,0≤y≤0.66。本发明通过对材料的组成进行改进,得到的(BaxSryCaz)3MgSi2O8材料,具有介电常数低,介电损耗低,谐振频率温度系数可调的特点,尤其可作为微波介质陶瓷温频特性调节剂。
-
公开(公告)号:CN117550884A
公开(公告)日:2024-02-13
申请号:CN202311283653.0
申请日:2023-10-07
Applicant: 华中科技大学 , 华中科技大学温州先进制造技术研究院
IPC: C04B35/16 , C04B35/622 , H01G4/12
Abstract: 本发明属于微波介质陶瓷技术领域,公开了一种抗还原的微波介质陶瓷温频特性调节剂,其中,微波介质陶瓷材料作为微波介质陶瓷温频特性调节剂的应用,微波介质陶瓷材料的化学式满足(AO)3(BO)(XO2)2,A=BaxSry,B=MnhMgk,X=SimTin;x+y=1,h+k=1,m+n=1,0≤x≤1,0.6≤h≤1,0.8≤m≤1;并且,当h=1且m=1时,x≠0;该微波介质陶瓷材料能够通过添加从而调节陶瓷体系整体的谐振频率温度系数。本发明通过对材料的组成进行改进,得到的微波介质陶瓷材料具有介电常数可调,介电损耗低,谐振频率温度系数正值高的特点,尤其可作为微波介质陶瓷温频特性调节剂,调控作用强。
-
公开(公告)号:CN115565556B
公开(公告)日:2024-05-14
申请号:CN202211347730.X
申请日:2022-10-31
Applicant: 华中科技大学
IPC: G11B7/24097
Abstract: 本发明公开了一种信道转移信息辅助的降采样方法、读取方法、装置及系统,属于全息存储技术领域,包括:从重建数据页中划分相位组,确定各相位组对应的调制相位,得到读取数据页;相位组对应的调制相位的确定方式包括:对于每一个重建相位,统计其在重建数据页中出现的概率,并查询预建立的概率表以获取各调制相位转移至该重建相位的概率,结合各调制相位分布的先验概率,计算该重建相位属于各个调制相位的后验概率;对于每一个调制相位,对相位组中各重建相位属于该调制相位的后验概率进行求和,将求和结果最大的调制相位确定为该相位组所对应的调制相位。本发明能够提高降采样结果的准确度,提高相位调制型全息存储系统的数据可靠性。
-
公开(公告)号:CN116798502A
公开(公告)日:2023-09-22
申请号:CN202310628930.0
申请日:2023-05-31
Applicant: 华中科技大学
Abstract: 本发明公开了参考光辅助相位错误纠正的数据存储方法、装置及系统,属于全息存储技术领域,数据写入过程中,将参考比特与信息比特一起进行编码;数据读取过程包括:读取指定相位数据页并进行相位解调后确定各比特的初始LLR;对于任意一个比特,若为参考比特且为比特1,则设定为m(m>1);若为参考比特且为比特0,则设定为p(p+m=0);若为信息比特或校验比特且为比特1,则设定为1;若为信息比特或校验比特且为比特0,则设定为‑1;利用初始LLR激活LDPC译码过程,完成译码。本发明能够充分利用不同类型比特数据的可靠性差异的先验知识,在提高LDPC译码过程中初始LLR信息计算精度的同时提高计算效率,进一步提高全息光存储系统的读性能。
-
公开(公告)号:CN116153442A
公开(公告)日:2023-05-23
申请号:CN202310083600.8
申请日:2023-02-08
Applicant: 华中科技大学 , 绵阳大器科技有限公司
IPC: G16C60/00 , G01N3/18 , G06F30/28 , G06F30/23 , G06F111/10 , G06F113/08 , G06F113/26 , G06F119/08 , G06F119/14
Abstract: 本发明属于钛合金热加工应力分析技术领域,公开了一种预测钛合金高温流变应力和塑性损伤行为的方法及系统,通过高温拉伸实验获得钛合金的真应力‑真应变数据;建立预测钛合金高温流变应力和塑性损伤行为的统一本构模型;利用数值差分原理,结合钛合金的真应力‑真应变数据确定预测钛合金高温流变应力和塑性损伤演化行为的统一本构模型的材料参数,预测恒温恒应变速率条件下钛合金高温流变应力和塑性损伤行为。本发明通过钛合金高温拉伸实验,基于位错密度理论和损伤演化机制提出预测钛合金高温流变应力和塑性损伤行为的数学模型,考虑塑性损伤对钛合金热变形行为影响,实现高温变形条件下钛合金高温流变应力和塑性损伤行为的快速准确预测。
-
公开(公告)号:CN113541697B
公开(公告)日:2022-09-20
申请号:CN202110771866.2
申请日:2021-07-08
Applicant: 华中科技大学
IPC: H03M13/11
Abstract: 本发明公开了一种可靠性差异感知的LDPC译码方法、设备及系统,属于全息存储技术领域,包括:将获取到的像素数据页中每N个像素划分为一个像素块,统计各像素块中相同相位的最大个数,以确定各像素块对应的相位数据以及各相位数据的可靠性;将各相位数据解映射为相应的比特数据,并计算各比特数据的对数似然比,得到初始LLR;将相位数据的可靠性作为其所对应的比特数据的可靠性,并根据可靠性更新各比特数据的初始LLR中的权重,使得可靠性越高的比特数据的初始LLR中权重越大;更新权重时,初始LLR的极性不变;利用更新后的初始LLR激活LDPC译码过程,以完成对像素数据页的译码。本发明能够提高初始LLR信息的准确度,有效降低译码延迟,从而提升系统读性能。
-
公开(公告)号:CN111817728B
公开(公告)日:2022-03-01
申请号:CN202010766183.3
申请日:2020-08-03
Applicant: 华中科技大学
IPC: H03M13/11
Abstract: 本发明公开了一种基于硬件实现LDPC编译码的仿真系统,包括随机信息序列生成模块、编码模块、噪声生成模块、调制模块、数据缓存模块、解调模块和译码模块。随机信息序列生成模块的输出端与编码模块的输入端通讯连接,编码模块的输出端和噪声生成模块的输出端分别与调制模块的输入端通讯连接,调制模块的输出端与数据缓存模块输入端通讯连接,同时调制模块的输出端和数据缓存模块输出端分别与解调模块输入端通讯连接,解调模块输出端和译码模块输入端通讯连接。本发明通过采用并行和流水线的硬件实现结构,减少了LDPC编译码的时延,并提高了硬件资源利用率。
-
公开(公告)号:CN106371943B
公开(公告)日:2018-11-02
申请号:CN201610802793.8
申请日:2016-09-06
Applicant: 华中科技大学
Abstract: 本发明公开了一种基于flash编程干扰错误感知的LDPC译码优化方法,随着NAND闪存存储密度的提升,每个单元存储较多的比特信息,单元之间的耦合干扰较强烈,造成严重的编程干扰错误,使得传统的BCH码不足以保证数据的可靠性,LDPC码具有优于BCH码的纠错性能而被应用于NAND闪存存储系统中。使用被优化的LDPC译码算法具有重要意义。现已观察,编程干扰错误具有数值相关性特征,当进行LDPC译码时,编程干扰错误的数值相关性特征能够被融入到LDPC译码过程,为比特判决提供一种额外的信息以此提高比特判决精度和译码收敛速度,从而降低LDPC译码延迟。
-
-
-
-
-
-
-
-
-