-
公开(公告)号:CN114386568A
公开(公告)日:2022-04-22
申请号:CN202111571289.9
申请日:2021-12-21
Applicant: 北京计算机技术及应用研究所
Abstract: 本发明涉及一种基于FPGA的卷积神经网络加速器,属于目标检测技术领域。该方法中,将所述卷积神经网络加速器设计为包括:主机:用于将输入图像数据及权重参数发送给PCIE DMA模块,以及从PCIE DMA模块接收输出结果;运算模块:用于对来自图像数据缓存模块的输入的图像数据和来自权重数据缓存模块的权重参数进行卷积、池化以及逻辑回归运算。本发明通过加速器设计,优化了硬件的能效比,保证了目标检测任务的实时性和稳定性。
-
公开(公告)号:CN109375568A
公开(公告)日:2019-02-22
申请号:CN201811255678.9
申请日:2018-10-26
Applicant: 北京计算机技术及应用研究所
IPC: G05B19/05 , G05B19/042
Abstract: 本发明涉及一种多源数据实时采集装置,涉及数据采集技术领域。本发明提出的一种基于FPGA实现的多源数据实时采集装置设计方法,采用主处理器运行VxWorks实时操作系统实现多源数据的调度和文件存储管理,基于FTP网络协议和USB接口实现文件的便捷导出。同时,采用从处理器软核实现不同类型数据源的管理,因此能够灵活地增加和删除数据源通道,快速构建满足不同应用场景的实时数据采集系统。本发明具有模块化、高实时性、低功耗、灵活可扩展等特点。
-
公开(公告)号:CN119829234A
公开(公告)日:2025-04-15
申请号:CN202411809912.3
申请日:2024-12-10
Applicant: 北京计算机技术及应用研究所
Abstract: 本发明涉及一种多任务生产者环境下的串行智能调度方法,属于嵌入式、特种设备技术领域。该方法学习了状态机处理模式的设计思想,利用状态机来处理每个单独的任务。其中,为保存多任务的上下文,设计了结构和逻辑通用,但又能根据每一类任务的具体交互流程以及中间所需要使用的数据进行定制化的状态机。该方法能够在多任务生产者环境下,以串行(单线程)方式实现多任务并行的智能任务调度。
-
公开(公告)号:CN119766713A
公开(公告)日:2025-04-04
申请号:CN202411807863.X
申请日:2024-12-10
Applicant: 北京计算机技术及应用研究所
Abstract: 本发明涉及一种跨CPU的分布式通用代理通信路由自发现方法,属于网络通信技术领域。本发明通过对位于不同CPU下的代理程序之间的管理通信协议进行设计,实现自动化地、动态地路由构建。在整个系统启动之后,上面所有CPU的代理程序能够在数次管理数据交换之内构建出整个网络的路由,期间不需要人工参与;并且当部分节点宕机时,能够自动化地检测问题的发生,同时切换到其它可选路由(若存在),不影响整个系统的工作。
-
公开(公告)号:CN116894252A
公开(公告)日:2023-10-17
申请号:CN202310898485.X
申请日:2023-07-21
Applicant: 北京计算机技术及应用研究所
Abstract: 本发明涉及一种基于可信模块的CPLD管控方法,属于计算平台技术领域。本发明通过对计算平台硬件电路改进以及对数据包格式的修改,实现了TCM对CPLD的校验、配置和实时监控,有效避免了CPLD上电时或运行时被篡改或替换,消除了主动度量流程被旁路的隐患。
-
公开(公告)号:CN112367310A
公开(公告)日:2021-02-12
申请号:CN202011167693.5
申请日:2020-10-28
Applicant: 北京计算机技术及应用研究所
IPC: H04L29/06 , G05B19/042
Abstract: 本发明涉及一种基于FPGA的SRIO总线加密传输装置,属于数据传输技术领域。本发明提出的一种基于FPGA的SRIO总线加密传输装置,该装置基于FPGA可编程逻辑设计实现,同时结合SRIO协议的特点,仅要求用户传输的有效数据载荷为256字节的整数倍,并内置加解密模块实现了高速数据的加密传输,并通过门铃包实现数据帧的同步。该装置能够满足用户数据在现有SRIO网络里的加密传输需求,极大提升了数据传输的安全性,从而满足特定领域的应用需求。
-
公开(公告)号:CN119782225A
公开(公告)日:2025-04-08
申请号:CN202411808233.4
申请日:2024-12-10
Applicant: 北京计算机技术及应用研究所
IPC: G06F13/38 , H04L41/0895 , G06F13/42 , G06F15/78
Abstract: 本发明涉及一种基于USB批量传输的组合通信设备及数据分流方法,属于网络通信技术领域。本发明基于USB批量传输协议配置组合设备描述符,并在单片机内对各功能设备数据进行分流处理,使该USB组合设备同时具备网络通信能力和USB数据读写能力,满足在同一设备上对以上两种功能同时使用的需求。
-
公开(公告)号:CN119225758A
公开(公告)日:2024-12-31
申请号:CN202411248013.0
申请日:2024-09-06
Applicant: 北京计算机技术及应用研究所
IPC: G06F8/65 , G06F15/163 , G06F15/78
Abstract: 本发明涉及一种基于BPI接口逻辑实现FPGA在线升级的系统及方法,属于计算机技术领域。本发明针对FPGA需要远程在线升级应用场景,基于BPI接口的高并行性设计了FPGA在线升级系统及方法,能够实现更优性能的FPGA在线升级系统。
-
公开(公告)号:CN116756080A
公开(公告)日:2023-09-15
申请号:CN202310736899.2
申请日:2023-06-21
Applicant: 北京计算机技术及应用研究所
IPC: G06F15/78 , G06F12/0831 , G06F9/50 , G06F12/02 , G06F18/24
Abstract: 本发明涉及一种基于FPGA的TCPIP协议栈的实现方法,属于网络通信技术领域。本发明设计的一种由FPGA纯逻辑实现的TCP/IP协议栈,可与主流操作系统协议栈稳定通信,FPGA协议栈核心代码易于移植,与其它FPGA外围处理逻辑耦合性低;相比传统资源占用率高、性能低的软核轻量级协议栈,本发明的方案由纯逻辑实现,资源占用率低,性能高。
-
公开(公告)号:CN116633487A
公开(公告)日:2023-08-22
申请号:CN202310535278.8
申请日:2023-05-12
Applicant: 北京计算机技术及应用研究所
IPC: H04L1/00
Abstract: 本发明涉及一种基于纠错技术的数据链路传输系统及方法,属于数据链路传输技术领域。本发明中,在发送端的数据流中加入冗余编码,接收端根据冗余编码对传输中产生的误码做自动纠错,这种方法拥有较强的纠正突发和随机错误的能力,使接收端不需要请求重发就可以得到正确的数据流,避免了握手和重传,提高了传输效率。同时加入了流控功能,保证了数据流的完整传输。
-
-
-
-
-
-
-
-
-