-
公开(公告)号:CN114244800A
公开(公告)日:2022-03-25
申请号:CN202111453217.4
申请日:2021-12-01
Applicant: 北京计算机技术及应用研究所
IPC: H04L51/42
Abstract: 本说明书实施例公开了一种电子邮件监控预警方法及系统。方案包括:取待办邮件的邮件数量;当所述邮件数量超过设定阻塞阈值时,获取代办邮件的邮件信息,所述邮件信息包括发件人信息、邮件内容和收件人信息;根据所述邮件信息确定重要邮件;将所述重要邮件的邮件内容发送至所述收件人信息对应的地址。本发明用于解决现有的电子文件信息传输高并发试用情况下出现的邮件堵塞、效率低下问题,及时保障电子文件信息传输时效性。
-
公开(公告)号:CN116894252A
公开(公告)日:2023-10-17
申请号:CN202310898485.X
申请日:2023-07-21
Applicant: 北京计算机技术及应用研究所
Abstract: 本发明涉及一种基于可信模块的CPLD管控方法,属于计算平台技术领域。本发明通过对计算平台硬件电路改进以及对数据包格式的修改,实现了TCM对CPLD的校验、配置和实时监控,有效避免了CPLD上电时或运行时被篡改或替换,消除了主动度量流程被旁路的隐患。
-
公开(公告)号:CN118939463A
公开(公告)日:2024-11-12
申请号:CN202411116433.3
申请日:2024-08-14
Applicant: 北京计算机技术及应用研究所 , 中国人民解放军96901部队26分队
Abstract: 本发明涉及一种实现FPGA程序定期自检和自修复的方法,属于航空、航天及核电领域中的FPGA高可靠性设计技术领域。本发明在FPGA、MCU和FPGA外部程序存储器之间增加半导体总线切换开关,默认由MCU控制半导体总线切换开关的切换选通使能;将FPGA外部程序存储器按地址分为上下两个区,分别存储同样的FPGA程序;每次设备加电启动时默认FPGA外部程序存储器与FPGA联通,用于加载FPGA程序;定期自检时,由MCU切换FPGA外部程序存储器控制权,通过MCU直接访问FPGA外部程序存储器进行自检。本发明能通过定期自检提前发现SEU问题,并及时进行自动修复,提高了FPGA外部存储器利用率和FPGA程序定期自检的效率和可靠性。
-
公开(公告)号:CN118426956A
公开(公告)日:2024-08-02
申请号:CN202410525330.6
申请日:2024-04-29
Applicant: 北京计算机技术及应用研究所
Inventor: 李正坤 , 李校南 , 王艳 , 邓硕 , 王震 , 祁春慧 , 赵明亮 , 沈月峰 , 王吕大 , 王慧咏 , 范京凯 , 高小淼 , 王军 , 龚志力 , 马煜杰 , 孙大东 , 陕振
IPC: G06F9/50
Abstract: 本发明涉及一种针对多CPU异构的主动度量加速方法,属于计算平台技术领域。本发明通过对计算(机)平台硬件电路的改进,实现了使用FPGA内置杂凑算法引擎同时对多个CPU的BIOS进行主动度量,并利用单个可信模块进行预期值比对,在保证信任链的完整性的情况下,既减少了设计成本,同时又有效缩减了主动度量时间,提升了使用体验。
-
公开(公告)号:CN117407352A
公开(公告)日:2024-01-16
申请号:CN202311397358.8
申请日:2023-10-26
Applicant: 中国人民解放军96901部队26分队 , 北京计算机技术及应用研究所
Abstract: 本发明涉及一种利用McBSP实现异步串口通信的方法,属于串口通信领域。本发明根据需要采用的串口通信协议,连接McBSP与电平转换芯片,形成通信线路;配置McBSP为GPIO模式,获取输入输出端口;配置定时器触发中断;初始化中断,将定时器中断与对应的中断处理进行匹配,使定时器每次达到设定值后触发中断调用中断处理;以多倍频的过采样频率采样McBSP的输入口,将电平信号转化为字符信号,实现串口数据输入;以每触发多次为一次来输出字符信号转化为的电平信号,实现串口数据的输出。本发明利用DSP芯片上常见的McBSP实现串口通信,充分利用芯片资源,降低了实现通信的成本,在嵌入式领域能发挥重要作用。
-
-
-
-